INSTYTUT FIZYKI
ZAKŁAD ELEKTRONIKI I TECHNIKI KOMPUTEROWEJ
PRACOWNIA ELEKTRONICZNA
ĆWICZENIE NR 1-B
BADANIE UKŁADÓW LOGICZNYCH
I. CEL ĆWICZENIA
Celem ćwiczenia jest poznanie podstawowych funktorów logicznych z szeregu cyfrowych układów scalonych TTL i CMOS oraz projektowanie i budowa podstawowych układów logicznych powszechnie stosowanych w automatyce i technice cyfrowej.
II. WYMAGANE WIADOMOŚCI
l. Znajomość zasad i praw algebry Boole'a.
2. Znajomość podstawowych właściwości elementów scalonych CMOS
3. Znajomość zasad zapisu funkcji logicznych oraz zasad minimalizacji funkcji logicznych.
1. Badanie elementarnych funktorów NAND.
Sporządzić tabelę zależności dla 3 wejściowych funktorów NAND . Wyniki z pomiaru zanotować w tabeli:
__________
y = a * b * c
a
b
c
y
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
3. Badanie elementarnych funkcji boolowskich.
Zrealizować praktycznie następujące funkcje i sporządzić dla nich tablicę zależności: y=ab+ac+bc
y = ab + ab
4. Badanie układów arytmetycznych.
a) Znaleźć wyrażenie opisujące pracę sumatora 1 bitowego, zaprojektować jego układ logiczny. Sporządzić tablicę zależności badanego sumatora.
b) Znaleźć wyrażenie opisujące pracę układu różnicy liczb 1 bitowych, zaprojektować jej układ logiczny i sporządzić tablicę zależności.
IV. OPRACOWANIE WYNIKÓW POMIAROWYCH
l . Narysować schemat ideowy bramek 3 wejściowego NAND w technice CMOS.
2. Narysować schematy logiczne badanych funkcji logicznych oraz zamieścić ich tablice zależności.
3. Sporządzić wykresy czasowe dla badanych funkcji (punkt III .2 ).
4.Przeprowadzić syntezę układów sumatora 1-bitowego lub układów różnicy liczb 1-bitowych (punkt III. 3.)
V. LITERATURA
1. Traczyk W. - Układy cyfrowe automatyki. - WNT Warszawa 1974.
2. J. Kalisz: Podstawy elektroniki cyfrowej, WKŁ, Warszawa 1993.
3. Piecha J. -Elementy cyfrowe TTL Skrypt Uniwersytetu Śląskiego 1985.