1043

1043




Rys. 10.43. Najprostsza realizacja 4-bitowego rejestru przesuwającego

DI (ang. data input) — wejście danych DO (ang. data output) — wyjście danych CLK (ang. clock) — zegar

CLK

Q

<h

O3

1

Bi

~ .

-

-

2

02

0,

-

-

3

03

02■

Di

-

A

0,

03

DZ

Di

5

Ds

04

D3

D2

6

Os

05

O4

03

7

0?

Os

Os

Da


Rys. 10.44. Tablica stanów 4-bitowego rejestru prze suwającego


Wyszukiwarka

Podobne podstrony:
Rys. 10.43. Najprostsza realizacja 4-bitowego rejestru przesuwającego Dl (ang. data input) — wejście
Rys. 10.30. Praktyczna realizacja scalonego licznika synchronicznego ENT (ang. enable T) - zezwoleni
Untitled43 15 15 ł N Rys. 10.43. Schemat połączeń układu klimatyzacji w samochodach z silnikami
1tom272 10. TECHNIKA WYSOKICH NAPIĘĆ 546 Rys. 10.43. Wpływ przewodności y% warstwy zabrudzeniowej na
rys 5 10 46-bitowy adres logiczny Rejestr segmentowy Adres efektywny Adres bazowy segmentuPamięć Rys
fiesta2 Wyposażenie elektryczne Rys. 10.43. Zespól ogrzewania, przewietrzania i klimatyzacji A - we
01 mm Rys, 10.9. Zależność wielkości wgięcia katodowego krzywej dE/di = /(£) zdenaturowanego DNA od
di dz Rys. 10.45. Rejestr przesuwający z równoległym wejściem wpisującym
rys 2 10(2) Pamięćwideo do wzmacniacza wideo EUCIIii Rejestr przesuwający Rysunek 2.10. Tworzenie ob
slajd15 Rys. 10.6. Pomiar przesunięcia fazowego pumiędzy napięciami tij £jĘji oscyloskopem

więcej podobnych podstron