Image572

Image572



4.8.8. Układy wyjściowe mocy

Wzmacniacze mocy sterowane z bramek TTL

Moc sygnału wyjściowego w układach scalonych jest niewielka, dlatego do wysterowania układów wymagających większej mocy należy stosować stopnie pośredniczące.

W celu prawidłowego zaprojektowania układów wyjściowych mocy, współdziałających z układami TTL, niezbędna jest znajomość dopuszczalnych war


Rys. 4.755. Prądy wyjściowe w stopniu wyjściowym bramki TTL w stanie 1 i 0

tości napięcia i prądu na wyjściu bramki w stanie 1 i 0 (rys. 4.755 i rys. 4.756). Jeśli bramka z serii standardowej z wyjściem przeciwsobnym jest w stanie 0, to maksymalna wartość napięcia wyjściowego jest nie większa niż 0,4 V przy prądzie wpływającym wynoszącym do 16 mA (48 mA dla bramek buforowych


Rys. 4.756. Prądy wyjściowe w stopniu wyjściowym bramek TTL z otwartymi kolektorami, w stanie 0

z serii standardowej). Jeśli bramka jest w stanie 1, to napięcie wyjściowe jest nie mniejsze niż 2,4 V przy prądzie wpływającym o wartości do 8 mA. Prąd obciążenia może być zwiększony przez równoległe łączenie bramek. Prąd zwarciowy 7os bramki wynosi 18 -r- 55 mA.

Na rysunku 4.757 przedstawiono przykłady układów wzmacniających sterowanych ze standardowych bramek TTL. W układzie przedstawionym na rys. 4.757a rezystor Rx ogranicza prąd bazy tranzystora T. Gdyby Rx = 0, wówczas do bazy tranzystora popłynąłby prąd równy w przybliżeniu prądowi zwarciowemu los. W układzie przedstawionym na rys. 4.757b prąd bazy tranzystora może być zwiększony dzięki dodatkowemu prądowi płynącemu przez rezystor Rwówczas wzrasta jednak prąd lOL bramki.


Wyszukiwarka

Podobne podstrony:
Image585 Rys. 4.781. Diagramy Bergerona dla bramek TTL *> z serii L (dla Z# «* 100 fi), b) z seri
Image526 Układy translatorów sygnałów MOS/TTL Wyjścia układów MOS różnią się między sobą w zależnośc
Image096 Konfiguracje stopni wyjściowych bramek TTL Tablica 4.3 Stopnie wyjściowe Zalety Wady a) Ukł
Image518 Układy translatorów sygnałów MOS/TTL i TTL/MOS Układy translatorów sygnałów TTL/MOS W pamię
Image527 Układy mogą być wykorzystywane do współpracy z elementami CMOS, RTL itp. Rys. 4.675. Transl
Image561 Układy statycznego sterowania wskaźnikami W statycznych układach sterujących półprzewodniko
Image586 Na rysunku 4.781 przedstawiono diagramy Bergerona dla różnych typów bramek TTL. Dołączenie
barlik,nowak0022 2. Układy przekształtnikowe 116 Z kolei sterowanie napięcia wyjściowego przy obciąż
Image563 Układy sekwencyjnego sterowania wskaźnikami Schemat ideowy układu sekwencyjnego sterowania
Image101 —    układ przesuwania poziomu napięcia, —    typowy dla bram
Image427 Proste układy różniczkujące, składające się z samych bramek logicznych są przedstawione na

więcej podobnych podstron