045

045



1

i

fc.


r*


D/9. Stan wysoki, polaryzujący zaporowo diodę D2Q, będzie na wyjściu przerzutnika RS, złożonego z bramek BI 6 i 8/7, gdy zostanie wyświetlona cyfra, odpowiadająca

5

zaprogramowanym jednostkom godzin.

\

Podobnie będzie przy identyfikacji zaprogramowanych dziesiątek minut i pojedynczych minut. Diody D21 i D22 będą spolaryzowane zaporowo. Zmiany stanów przerzutników RS (bramek BI4 — &2!) nastąpią jednocześnie, gdy zaprogramowany czas będzie zgodny z czasem bieżącym odmierzanym przez zegar.

W wyniku polaryzacji zaporowej diod D/9—D22, przez rezystor R20 i diody D23, D24 popłynie prąd, który wprowadza w stan przewodzenia tranzystor T8. Efektem tego jest stan wysoki na wyjściu inwertera B9. Wysterowane zostają multi-wibratory zrealizowane z bramek 822 — 825. Multiwibratory są źródłem dwutonowego sygnału akustycznego, który po wzmocnieniu przez tranzystor 710 steruje głośnikiem Gl. Przerwanie aiarmu uzyskuje się za pomocą przycisku Pr8. Po wciśnięciu przycisku, dzięki kondensatorowi C14, wejście bramki 82/ znajdzie się na potencjale masy. Na wyjściu bramki 820 wystąpi potencjał niski. Przewodząca dioda D22 wprowadza tranzystor T8 w stan zatkania, a tym samym zostaną zablokowane multiwibratory z bramkami 822-^-825. Jednocześnie na wyjściu bramki 82/ wystąpi stan wysoki, który spolaryzuje zaporowo diodę 0/7. Układ tranzystorowy 75—77, przez diodę Dl5, na okres 70 s blokuje wejście bramki BI3 dla sygnału dochodzącego z wyjścia S4. Przerzutnik RS złożony z bramek B20 i 82/ pozostaje w stanie, w którym na wyjściu bramki 820 jest stan niski. Stan ten ulegnie zmianie, kiedy po 10 min. na wskaźniku pojedynczych minut pojawi się znowu cyfra odpowiadająca zaprogramowanym pojedynczym minutom. Alarm zostanie uruchomiony ponownie. Po przerwaniu alarmu przyciskiem Pr8 cykl się powtórzy.

Całkowite wyłączenie alarmu jest możliwe po wciśnięciu przycisku Pr9, zostanie wówczas zwarty kondensator C, który ładował się przez R)0, gdy na wejściu Ml występował stan niski. Nastąpi rozładowanie kondensatora, a tranzystory 73 i T4 zostaną zatkane. Na rezystorze Rn nie będzie spadku napięcia i potencjał zerowy z rezystora Ru zmieni stan przerzutników, zrealizowanych z bramek B14—BI9. Diody D/9H-D2/ uzyskają polaryzację w kierunku przewodzenia. Prąd płynący przez rezystor R30 popłynie przez diody DI9—D2I do masy poprzez bramki 8/4, 816, BI8, a nie do bazy tranzystora 78.

Zasilacz składa się ze stabilizatora zasilającego cały zegar i buforowe pracującego zespołu akumulatorów kadmowo-nikłowych — Bat. Zespół akumulatorów służy tylko do zasilania struktury zegarkowej USl w przypadku braku zasilania sieciowego.

Zegar zmontowano na dwustronnej płytce drukowanej przedstawionej na rys. 2.12, zgodnie ze schematem montażowym (rys. 2.13). Na płytce drukowanej są umieszczone wszystkie podzespoły z wyjątkiem wskaźników cyfrowych, zespołu przełączników, gniazd programujących i głośnika. Montaż należy rozpocząć od zasilacza. Po sprawdzeniu, że napięcie wyjściowe zasilacza jest równe 5 V, można przystąpić do wiutowania pozostałych elementów układu. W punktach oznaczonych jako P należy wykonać połączenia obu stron płytki drukowanej. W tym celu należy do otworu włożyć drut miedziany i przyiutować go z obu stron płytki.

Po zmontowaniu układu zegara należy sprawdzić częstotliwość wzorcową.

45


Wyszukiwarka

Podobne podstrony:
ptk 2 Jeżeli na wejściu E pojawi się stan wysoki, to będzie przewodził dolny tranzystor (z kanałem t
skanowanie0025 2 wysokie mniemanie. Nie dlatego, że będzie wyrażał: poparcie w sposób werbalny, ale
S1032940 ęhppt i tranzystorem potowym NJFET JpCt złącze bramka-kanal ma polaryzację zaporową, więc -
6.5.3. Zapotrzebowanie flokulantu W celu uzyskania wysokiego stopnia odwodnienia osadu, dozowany będ
Image 07 (4) Linia NRFD brak gotowości, sterowana jest przez odbiorców Stan wysoki ( N-O-D 0 ) sygna
DSCF6628 Stan [Wysoki turgor tMi mń < w wfdfa (RwaraĘIzaStói szparkowy zamknięty
Wysoki poziom tego wskaźnika nie będzie oznaczał wysokich kosztów stałych w kosztach ogółem jeżeli w
WejścieKonfiguracja portowNa porcie występuje stan wysoki „1”^Prąd I Wszystkie końcówki portów
Układy z trzema stanami wyjściowymi (HIGH, LOW, Odłączony - tj. stan wysokiej impedancji) są koniecz
blokuje bramkę B8, skutkiem czego na jej wyjęciu jest cały czas stan wysoki, mimo doprowadzenia do w
korzyścią na zaburzenia rozwojowe, ale także na stan psychiki. Jeżeli mai uszek nie będzie potrafił
2. 1. Podaj parametry stanów logicznych w technice TTL uwe Uwy Stan wysoki H 2

więcej podobnych podstron