1997 09 Prosty analizator stanów logicznych


Projekty AVT
P
r
o
j
e
k
t
y
A
V
T
Prosty analizator stanów
logicznych
2036
Do czego to służy?
Proponowane urzÄ…dzenie jest kolej-
nym układem z serii wyposażenia warsz-
tatu amatorskiego. W przeciwieństwie
do poprzednich układów z tego cyklu jest
to urzÄ…dzenie nieco bardziej skompliko-
wane. Komplikacja dotyczy jednak głów-
nie ilości użytych elementów, natomiast
zrozumienie działania układu będzie nie-
omal równie proste jak w przypadku jego
poprzedników.
Niejednokrotnie podczas uruchamiania
i testowania układów cyfrowych, a z taki-
mi mamy przede wszystkim do czynienia,
napotykamy na trudności z zaobserwowa-
niem szybko zachodzących procesów.
Stosowanie próbników stanów logicz-
nych czy też diod LED doczepianych
w różnych punktach badanego systemu układem, tj. być sterowane zegarem 6. Analizator powinien posiadać wysoko-
często nie zdaje egzaminu ze względu na tego układu. stabilny układ zegara sterującego oraz
zbyt wielką szybkość zachodzących zmian 4. Powinna istnieć możliwość zmiany dzielnik częstotliwości umożliwiający
i konieczność obserwowania jednocześ- częstotliwości pracy zegara analizatora uzyskanie częstotliwości niższych od
nie zjawisk zachodzących w różnych pun- podczas odtwarzania zarejestrowanej podstawowej. Powoduje to koniecz-
ktach układu, niejednokrotnie fizycznie informacji. Zmiana ta powinna odby- ność zastosowania oscylatora kwarco-
oddalonych od siebie. Pozornie rozwiąza- wać się w sposób płynny. wego (w naszym konkretnym przypad-
nie jest proste: podłączamy do badanego 5. Układ powinien umożliwiać wyświetla- ku oscylatora 1MHz) i czterodekadowe-
układu oscyloskop wielokanałowy z pa- nie aktualnego adresu pamięci, w któ- go dzielnika częstotliwości. Zastosowa-
mięcią.... i w tym momencie przypomina- rej zapisana została informacja. Ze nie tak rozbudowanego i kosztownego
my sobie, ile kosztuje taki oscyloskop i że względu na konieczność maksymalne- układu wyłącznie do sterowania anali-
jego posiadanie jest dla nas jedynie ma- go obniżenia kosztów wykonania anali- zatora byłoby marnotrawstwem. Dlate-
rzeniem. Czy więc sytuacja jest bezna- zatora przyjęte zostały dwie, alterna- go też układ został wyposażony w do-
dziejna? Nie, jak zwykle możemy sobie tywne wersje wyświetlacza. datkowe wyjście umożliwiające stoso-
poradzić bez konieczności wydawanie se- a) wyświetlanie adresu za pomocą sze- wanie go jako wysokostabilnego gene-
tek złotych (nowych), ale posługując się regu 11-u diod LED. Jest to rozwiąza- ratora impulsów prostokątnych.
jedynie prostymi materiałami i narzędzia- nie podstawowe i najprostsze, ale nie 7. Analizator został wykonany w technolo-
mi wspartymi pomysłowością. Propono- pozbawione wady. Zmusza ono bo- gii mieszanej CMOS  TTL i zawiera pa-
wane urządzenie wykorzystuje metodę wiem Użytkownika do odczytywania mięć typu 6116. Determinuje to napię-
dobrze znaną i stosowana w wielu urzą- liczb zapisanych w systemie dwójko- cie zasilania  5VDC. Wyposażanie urzą-
dzeniach służących do badania zjawisk fi- wym. Ponieważ mogą być to liczby do dzenia pobierającego bardzo mało prądu
zycznych: szybko zachodzące zjawiska 11-o bitowych włącznie, ich przetłuma- w samodzielny zasilacz sieciowy nie wy-
należy zarejestrować w czasie rzeczywis- czenie na system dziesiętny  w gło- daje się być celowe. Do zasilania urzą-
tym, a następnie odtworzyć w zwolnio- wie , bez użycia kalkulatora może być dzenia możemy wykorzystać gotowy za-
nym tempie umożliwiającym ich swobod- dla wielu Kolegów nieco uciążliwe. silacz, najlepiej typu  kalkulatorowego ,
ną obserwacje. b) rozwiązaniem alternatywnym do opi- znajdujący się oczywiście w ofercie han-
Założenia konstrukcyjne. sanego wyżej jest zastosowanie układu dlowej AVT. Istnieje także możliwość za-
1. Urządzenie musi umożliwiać zarejes- z czterema licznikami  dekoderami silania analizatora z badanego układu.
trowanie stanów logicznych w co naj- i czterema wyświetlaczami siedmioseg-
mniej ośmiu punktach badanego ukła- mentowymi LED. W tym wypadku Jak to działa?
du i następnie odtworzenia tych prze- otrzymujemy prezentację aktualnego Schemat elektryczny analizatora sta-
biegów z szybkością umożliwiającą adresu bezpośrednio w systemie dzie- nów logicznych przedstawiono na
r
y
s
u
n
k
u
1
swobodną obserwację wizualną. siętnym. Okupione jest to jednak znacz- rysunku 1. Wielu początkującym Kole-
2. Rejestracja musi odbywać się z różnymi nym podwyższeniem kosztów wykona- gom z pewnością ścierpła skóra: jest tro-
szybkościami, dostosowanymi do częs- nia układu. Dlatego też jako rozwiązanie chę tego wszystkiego, prawda? Nie prze-
totliwości zegara badanego układu. podstawowe został przyjęty wariant jmujcie się jednak, zaraz przez to wszyst-
3. Urządzenie musi umożliwiać zsynchro- pierwszy, a drugi jest opcją rozbudowy ko się  przegryziemy . Ponadto zasta-
nizowanie swojej pracy z badanym analizatora w przyszłości. nówmy się chwilę: czy naprawdę może
10 ELEKTRONIKA DLA WSZYSTKICH 9/97
Projekty AVT
P
r
o
j
e
k
t
y
A
V
T
Rys. 1. Schemat ideowy
istnieć coś takiego, jak zbyt trudny do wać zapisaną informację nie musimy sto- tywnym na tym wejściu jest także stan
zrozumienia układ cyfrowy? Przecież zro- sować żadnych dodatkowych procesów niski.
zumienie zasady działania dowolnej  cyf- elektronicznych poza stałym podtrzymy- 3. WE (Write Enable) zezwolenie na zapis
rówki polega wyłącznie na logicznym ro- waniem napięcia zasilania. Po odłączeniu informacji do pamięci, aktywne także
zumowaniu, a zdolności w tym kierunku tego napięcia zawartość pamięci zostanie przy stanie  0 .
nikomu z nas nie brakuje. Nie mamy tu bezpowrotnie skasowana, co w przypad- Funkcja wejść adresowych A0...A10
przecież do czynienia ze skomplikowany- ku naszego analizatora nie ma najmniej- jest oczywista: umożliwiają one wskaza-
mi obliczeniami, mozolnym dobieraniem szego znaczenia. Co musimy zrobić, aby nie, do jakiej komórki pamięci ma być za-
wartości rezystorów czy kondensatorów. zapisać jakiekolwiek informacje w pamię- pisana lub z jakiej komórki ma być odczy-
To zwykła układanka z klocków, tyle że ci? Jak sobie z pewnością przypominamy tana informacja w postaci 1 słowa 8-o bi-
powiązanych ze sobą z żelazną logiką. układ 6116 posiada trzy wejścia sterujące: towego. Ponieważ w naszym układzie
Jak widać na schemacie, centralnym 1. CE (Chip Enable) zezwalające na ko- będziemy zapisywać i odczytywać za-
punktem układu jest pamięć typu SRAM rzystanie z pamięci. Podanie na to we- wsze kolejne komórki pamięci, do wejść
(ona naprawdę TAK się nazywa!) 6116. jście stanu wysokiego powoduje prze- adresowych dołączony jest dwunasto-
Z pamięcią tą mieliśmy już do czynienia jście układu w stan Power Down i za- stopniowy licznik binarny typu 4040.
przy okazji konstruowania programatora blokowanie (stan wysokiej impedancji) Ważną rolę w układzie pełni generator
do zabawek (AVT2047) i dlatego też nie wszystkich jej wejść/wyjść informacyj- kwarcowy OS1 wraz z dzielnikiem częs-
będziemy jej tu szczegółowo opisywać. nych. Stan niski na tym wejściu umoż- totliwości zbudowanym na układach IC6
Wystarczy wspomnieć, ze jest to pamięć liwia współpracę otoczenia z pamięcią i IC7. Jego zadaniem jest dostarczenie
statyczna o swobodnym dostępie i po- i właśnie taki stan jest permanentnie przebiegu prostokątnego o potrzebnej ak-
jemności 2kB, a dokładnie 2048B. W pa- wymuszany na tym wejściu. tualnie częstotliwości do sterowania licz-
mięci takiej możemy zapisać 2048 słów 2. OE(Output Enable) zezwalające na od- nikiem IC2. Wyboru częstotliwości doko-
ośmiobitowych, czyli bajtów. Aby zacho- czyt zawartości pamięci. Stanem ak- nujemy za pomocą przełącznika SW1,
ELEKTRONIKA DLA WSZYSTKICH 9/97 11
Projekty AVT
P
r
o
j
e
k
t
y
A
V
T
a do dyspozycji mamy następujące jej Ostatnim blokiem funkcjonalnym ana- by, a do pamięci zapisywane są stany jej
wartości: 1MHz (bezpośrednio z wyjścia lizatora jest układ wyświetlania danych wejść danych.
oscylatora), 100kHz, 10kHz, 1kHz i 100 zrealizowany na tranzystorach T2...T9, Tranzystory T10 T17 wysterowywane
Hz. Przebiegi o tych częstotliwościach diodach LED D12...D19 oraz rezystorach są z wejść analizatora (piny 1...8 złącza
służą do rejestracji stanów badanego ograniczających prąd bazy tranzystorów Z1). Jeżeli na niektórych z tych wejść
układu, natomiast do odtwarzania zapisu i prąd płynący przez LED y. tych występują stany wysokie, to odpo-
w zasadzie będziemy wykorzystywać ge- Prześledzmy teraz działanie naszego wiadające im tranzystory zwierają do ma-
nerator o płynnie przestrajanej częstotli- układu. Jako punkt wyjściowy przyjmijmy sy wejścia odpowiednich bramek z ukła-
wości, zbudowany z wykorzystaniem stan spoczynkowy układu, kiedy to oby- dów IC9 i IC10. Tranzystory połączone
znanego nam od dawna multiwibratora dwa przerzutniki J-K są wyzerowane. z wejściami analizatora, na których w da-
astabilnego NE555. Częstotliwość pracy nym momencie występuje stan niski nie
1
.
R
e
j
e
s
t
r
a
c
j
a
d
a
n
y
c
h
tego generatora z wartościami podanymi 1. Rejestracja danych przewodzą i wejścia odpowiadających im
na schemacie może być przestrajana Zanim rozpoczniemy badanie urucha- bramek pozostają w stanie wysokim, wy-
w zakresie od. ok. 4Hz do 0Hz, co umoż- mianego układu musimy zdecydować, muszonym przez rezystory R33 R40.
liwi w każdym wypadku spokojną obser- czy będziemy korzystać z zegara tego A zatem stany z wejść analizatora podda-
wację zarejestrowanych przebiegów. układu, czy też z zegara wbudowanego wane są podwójnej negacji, podawane
Pewnie niektórych Kolegów zdziwiła ta w analizator. W pierwszym przypadku na wejścia danych pamięci i zapisywane.
informacja: jak płynnie przestrajać częs- musimy ustawić przełącznik SW1 w po- Proces zapisu możemy także rozpo-
totliwość do 0Hz? To proste, wystarczy zycji EXT (External Clock  zegar zewnęt- cząć automatycznie, po wykryciu zmiany
przeciąć ścieżkę potencjometru P1! rzny) i wejście 13 analizatora dołączyć do stanu logicznego na wejściu 2 analizato-
Kolejnym ważnym dla działania analiza- dowolnego punktu badanego układu, ra. W tym celu musimy stawić przełącz-
tora blokiem funkcjonalnym jest z pozoru w którym występuje sygnał zegarowy. nik S3 w pozycji AUTO i zadecydować,
skomplikowany układ wejściowy zbudo- W przypadku drugim musimy jeszcze czy rozpoczęcie zapisu ma być zainicjo-
wany z tranzystorów T10...T17, bramek zdecydować, jaką częstotliwość zapisu wane zmianą stanu wybranego punktu
(wyjątkowo TTL) IC9, IC10 7403 i dwóch wybierzemy i ustawić przełącznik SW1 badanego układu z wysokiego na niski
R-PACK ów RP2 i RP3. Zastosowanie w pozycji jej odpowiadającej. czy odwrotnie. Wyboru dokonujemy za
tranzystorów na wejściu układu zostało Kolejną trudną decyzją, jaką trzeba bę- pomocą przełącznika S4, zgodnie z ozna-
podyktowane koniecznością dopasowa- dzie podjąć jest ustalenie czy rejestracja czeniami na schemacie i na płytce obwo-
nia tych wejść do różnych standardów danych rozpocznie się automatycznie, po du drukowanego.
(TTL lub CMOS) i różnych poziomów na- wykryciu przez układ odpowiedniego po- Proces zapisu kończy się w momencie
pięć zasilających badanego układu. ziomu logicznego na jednym z wejść, czy powstania stanu wysokiego na wyjściu
Rolę jaką pełnią bramki zawarte w struk- też rozpoczniemy ją ręcznie, w wybra- Q12 licznika IC2, co powoduje wyzerowa-
turach IC9 i IC10 omówimy w dalszej częś- nym przez nas momencie. W pierwszym nie przerzutnika IC3B (a także przerzutni-
ci artykułu, podczas szczegółowej analizy przypadku, po ustawieniu przełącznika S3 ka IC3A, pracującego podczas odczytu)
pracy układu. Tranzystory T2...T9 pełnią ro- w pozycji AUTO, musimy wejście danych
2
.
O
d
c
z
y
t
y
w
a
n
i
e
z
a
p
i
s
a
n
y
c
h
d
a
n
y
c
h
lę stopnia wyjściowego układu, zobrazo- 2 (Z1) dołączyć do tego punktu badanego 2. Odczytywanie zapisanych danych
wując zapaleniem diody LED stan wysoki, układu, którego zmiana stanu ma być Oczytanie danych zapisanych w pa-
który wystąpił w odpowiadającym jej pun- sygnałem do rozpoczęcia rejestracji, oraz mięci rozpoczynamy za pomocą naciśnię-
kcie badanego urządzenia. przełącznikiem S4 ustalić, czy zapis ma cia przycisku REPLAY. Przedtem jednak
Jak już wspomniano przewidziane zo- rozpocząć opadające czy wstępujące zbo- musimy przełącznik SW1 ustawić w po-
stały dwa sposoby wyświetlania aktualne- cze sygnału. W drugim przypadku należy zycję REG, co umożliwi nam przejrzenie
go adresu podanego na wejścia adreso- ustawić przełącznik S3 w odpowiedniej kolejnych stanów logicznych badanego
M
A
N
we pamięci. W wersji podstawowej rolę pozycji (MANual). układu w zwolnionym tempie. Potencjo-
tą pełni licznik binarny IC8 z wejściami po- Naciśnięcie przycisku RECORD (lub metrem P1 możemy regulować szybkość
łączonymi równolegle do wejść licznika zmiana stanu na wejściu 2 danych przy odczytu, a nawet zatrzymać go na dowol-
IC2. Jedyną funkcją wykonywaną przez automatycznym wyzwalaniu zapisu) spo- nie długi czas. Naciśnięcie przycisku RE-
licznik IC8 jest sterowanie jedenastoma woduje powstanie stanu wysokiego na PLAY spowoduje włączenie drugiego
diodami LED podłączonymi bezpośrednio wejściu J przerzutnika J-K IC3B i przy na- przerzutnika J-K  IC3A. Stan niski z wy-
do jego wyjść. Co spowodowało taką roz- dejściu najbliższego dodatniego zbocza jścia Q\ tego przerzutnika odblokuje za
rzutność materiałową i zastosowanie te- impulsu zegarowego przerzutnik ten włą- pośrednictwem bramek IC4D i IC4A licz-
go elementu do pełnienia tak prostej fun- czy się. Konsekwencje tego faktu będą niki IC1 i IC8 i jednocześnie uaktywni we-
kcji? Powody były dwa. Po pierwsze: za- następujące: jście OE pamięci. Jak pamiętamy, poda-
stosowanie licznika zamiast układu złożo- 1. Stan niski z wyjścia Q\ przerzutnika zo- nie stanu niskiego na to wejście umożli-
nego z ośmiu tranzystorów i szesnastu re- stanie doprowadzony do wejścia wia odczyt danych zapisanych w pamięci.
zystorów dołączonych do wyjść licznika bramki IC4D i po podwójnym zanego- Podczas zapisu tranzystor T1 nie prze-
IC2 jest rozwiązaniem prostszym i mniej waniu przez dwie bramki NAND spo- wodził i bramki NAND z otwartym kolek-
kosztownym (musimy zawsze się liczyć woduje odblokowanie dwóch liczni- torem zawarte w strukturach układów
z powiększeniem wymiarów kosztownej ków: IC2 i IC8. IC9 i IC10 pracowały jako inwertery. Na-
płytki dwuwarstwowej z metalizacją). Po 2. Otwarta zostanie bramka IC4B, co spo- tomiast teraz baza tego tranzystora zasta-
drugie, takie rozwiązanie ogranicza liczbę woduje doprowadzanie impulsów ze- ła wysterowane z wyjścia Q włączonego
połączeń pomiędzy głównym blokiem garowych do wejścia WE\ pamięci IC1. obecnie przerzutnika IC3A. Spowodowa-
analizatora a modułem układu wyświetla- 3. Zapali się dioda LED  D21 sygnali- ło to wymuszenie stanu niskiego na po
nia do zaledwie czterech przewodów zując pracę układu w trybie zapisu. jednym z wejść bramek IC9 i IC10 i co za
(Ucc, GND, CLK i RST) co z kolei ułatwi Tak więc liczniki rozpoczęły zliczanie tym idzie całkowite odcięcie układu wy-
zaprojektowanie płytki modułu z wyświet- impulsów zegarowych, na wejścia adre- świetlania danych zawartych w pamięci
laczami 7 segmentowymi. sowe pamięci podawane są kolejne licz- od złącza Z1. Gdyby nie zastosowania
12 ELEKTRONIKA DLA WSZYSTKICH 9/97
Projekty AVT
P
r
o
j
e
k
t
y
A
V
T
tych bramek, to przed każdym odczytem analizatora. Płytka główna została wyko- płytce wyświetlacza zwór oraz elementów
danych należałoby odłączać kabel łączący nana na laminacie dwustronnym, nato- o najmniejszych gabarytach, a kończymy
nasz analizator z badanym układem. miast płytka wyświetlaczy i przełączników na największych podzespołach. Trochę
Stany logiczne kolejno ukazujące się na laminacie jednostronnym. I tu od razu kłopotu może sprawić jedynie przylutowa-
na wyjściach pamięci wysterowają bazy niespodzianka: na płytkach widoczne są nie przełączników S3 i S4 i przycisków S1
tranzystorów T2 T9, powodując zapalanie liczne elementy, których nie było na sche- i S2, ponieważ ich wyprowadzenia w żad-
siÄ™ diod LED D12 D19 w momencie poja- macie, wszystkie oznaczone literami  Z ! nym wypadku nie zmieszczÄ… siÄ™ w otwory
wienia się stanu wysokiego na odpowia- Zaraz wyjaśnimy sobie powody takiego w płytce. Musimy najpierw przylutować
dających im wyjściach pamięci. narysowania schematu. Nieznane jeszcze do punktów lutowniczych tych elemen-
Proces odczytu kończy się identycznie elementy to po prostu złącza łączące ze tów krótkie odcinki grubej srebrzanki, lub
jak zapisu. sobą obie płytki! Cały układ analizatora za- w ostateczności miedzianego drutu. Do-
Zarówno przy zapisie danych jak i przy projektowany został jako  kanapka lub, piero do nich możemy przylutować koń-
ich odczycie licznik IC8 pracuje symulta- jak kto woli  sandwich . Dwie płytki cówki przełączników.
nicznie z licznikiem adresującym pamięć. umieszczone są jak dwa kawałki chleba Przed wlutowaniem diod musimy pod-
Dołączone do jego wyjść diody LED wy- w kanapce: równolegle do siebie. Nieste- jąć decyzję, co do sposobu obudowania
świetlają w systemie binarnym kolejny ty, zamiast smakowitej szynki pomiędzy naszego analizatora. Możliwości są dwie:
wybrany adres pamięci, a co za tym idzie warstwami znajdują się elementy płytki 1. Zastosowanie starej i wypróbowa-
kolejny krok badania testowanego układu. głównej i właśnie te, nie oznaczone na nej w projektach serii 2000 metody umie-
Podczas zapisu obserwacja aktualnego ad- schemacie złącza. Powód nie narysowa- szenia układu za przezroczystym filtrem
resu nie jest potrzebna, natomiast proces nia ich na schemacie elektrycznym był o kolorze zastosowanych diod. Metoda ta
odczytu możemy dowolnie spowolnić, prosty: uwzględnienie tych wszystkich jest prostsza, nie ma potrzeby wykony-
a nawet zatrzymać, co pozwala na w mia- połączeń drastycznie skomplikowałoby wania otworów pod diody. Wystarczy tyl-
rę wygodne oczytanie aktualnego adresu. schemat, nie wnosząc niczego nowego ko posługując się rysunkiem płyty czoło-
Zapis i odczyt informacji możemy do jego zrozumienia. Dlatego też złącza te wej zamieszczonym na wkładce jako
w każdej chwili przerwać za pomocą zostały pominięte, traktujemy je tak, jak szablonem, wykonać otwory pod prze-
przyciski STOP. by były po prostu ścieżkami na laminacie! łączniki i złącze Z1 i po kłopocie. Metoda
Montaż układu niczym nie różni się od ta ma jednak jedną wadę: napisy informa-
Montaż i uruchomienie montażu innych urządzeń elektronicznych, cyjne umieszczone na stronie opisowej
r
y
s
u
n
k
a
c
h
2
3
Na rysunkach 2 i 3 przedstawiono mo- których tyle już wykonaliśmy. Ta sama ba- płytki przełączników są przez filtr słabo
zaiki ścieżek płytek drukowanych naszego jeczka: rozpoczynamy od wlutowania na widoczne. Jeżeli zdecydujemy się na za-
PostScript Picture
AVT2036B
Rys. 3. Schemat montażowy
Rys. 2. Schemat montażowy
ELEKTRONIKA DLA WSZYSTKICH 9/97 13
Projekty AVT
P
r
o
j
e
k
t
y
A
V
T
stosowania tej metody, to diody LED mu-
szą być wlutowane tak, aby prawie doty-
kały filtru.
2. Metoda druga jest trudniejsza, ale da-
je lepsze wyniki. Umieszczony na wkładce
rysunek płyty czołowej należy metodą kse-
rograficzna przenieść na papier samoprzy-
lepny, najlepiej w dwóch kopiach. Rysunek
naklejamy na filtr i wykonujemy wszystkie
otwory. Przy tej operacji Å‚atwo o uszkodze-
nie rysunku i dlatego autor zaleca wykona-
nie dwóch jego kopii. Przy zastosowaniu
tej metody diody muszą być wlutowane Układ wymaga stabilizowanego zasilacza Zmontowany z dobrych elementów
tak, aby wystawały nieco ponad powierz- +5VDC o wydajności prądowej ok. układ nie wymaga regulacji i działa, wierz-
chnię płyty czołowej urządzenia. 400mA. Może być też zasilany z badane- cie na słowo Czytelnicy, natychmiast po-
Wszystkie złącza oznaczone literami go układu za pośrednictwem złącza Z1 prawnie. Nawet prototyp analizatora
 Z montujemy w następujący sposób: (pin. 14 plus zasilania, pin. 15  masa).  odpalił bez najmniejszych poprawek,
goldpiny lutujemy do płytki przełączników Pozostała nam jeszcze jedna czynność powodując całkowite osłupienie, znane-
od strony druku, a złącza szufladkowe do do wykonania: zmontowanie przewodów go z nieprawdopodobnego roztargnienia
płytki głównej, od strony elementów. pomiarowych. Dostarczony w kicie odci- autora.
Po zmontowaniu całego układu skła- nek przewodu taśmowego lutujemy No tak, powyższa wzmianka o roztarg-
damy ze sobą obie połówki naszej sma- z jednej strony do odpowiednich końcó- nieniu już po chwili okazała się słuszna.
kowitej kanapki i dołączamy zasilanie. wek złącza Z1. Z drugiej strony przyluto- Autor zapomniał bowiem opisać dodatko-
wujemy do właściwych przewodów wą, ale bardzo ważną funkcję układu.
osiem chwytaków miniaturowych, a do Może od bowiem służyć jako bardzo dob-
Wykaz elementów
W
y
k
a
z
e
l
e
m
e
n
t
ó
w
przewodu połączonego z masą krokody- rej jakości generator częstotliwości wzor-
Rezystory
R
e
z
y
s
t
o
r
y
lek. Dziesiąty przewód możemy wyko- cowej. Na pin 12 złącza Z1 została wypro-
P1: 1M&!/Apotencjometr obrotowy
RP1: 2...10k&! rzystać jako alternatywne zasilanie anali- wadzona częstotliwość taka, jaką wybie-
R1, R2, R3, R4, R5, R6, R7: 10&!
zatora (pin 14 Z1), a jedenasty jako wy- rzemy przełącznikiem SW1.
R8, R19, R41: 10k&!
Z
b
i
g
n
i
e
w
R
a
a
b
e
prowadzenie sygnału zegarowego. Zbigniew Raabe
R9, R10, R11, R12, R13: 560&!
R14, R15, R16: 560&!
R17, R20: 100k&!
R18, R33, R34, R35, R36: 1k&!
R21: 180&!
R22: 2k&!
R23: 2,2k&!
R24, R25, R26, R27, R28: 22k&!
R29, R30,R31,R32: 22k&!
R37, R38, R39, R40: 1k&!
Kondensatory
K
o
n
d
e
n
s
a
t
o
r
y
C1: 2,2µF /16
C2: 10nF
C3: 220µF /6,3
C4: 100nF
Półprzewodniki
P
ó
Å‚
p
r
z
e
w
o
d
n
i
k
i
D1...D21: LED f5 mm, najlepiej czer-
wone
D22: 1N4148
T1...T18: BC548 lub odpowiednik
IC1: pamięć statyczna typu 6116
IC2, IC8: 4040
IC3: 4027
IC4: 4011
IC5, IC6: 4518
IC7: NE555
IC9, IC10: 74LS03
Pozostałe
P
o
z
o
s
t
a
Å‚
e
OS1 GENERATOR 1MHz
Z1 złącze DB15 F
SW1 przełącznik obrotowy
S1, S2, S5 przyciski
S3, S4 przełączniki
Z goldpiny 2x10, 1x8 i 1x3
złącza szufladkowe odpowiednio
do goldpinów
złącze DB15 M z obudową
złącze DB15 F do lutowania prostopad-
le w druk
Odcinek przewodu taśmowego 12 ży-
Å‚owego ok. 25 cm
Chwytaki miniaturowe 8 szt.
Krokodylek miniaturowy w izolacji
Obudowa typu KM-60 z filtrem w kolo-
rze zastosowanych diod LED
14 ELEKTRONIKA DLA WSZYSTKICH 9/97


Wyszukiwarka

Podobne podstrony:
Analizator stanów logicznych 50162
analizator stanów logicznych
Cyfrowy oscyloskop analizator stanów logicznych cz 1
koputerowy analizator stanów logicznych
Miniaturowy analizator stanów logicznych
1997 09 Szkoła konstruktorówid579
Gwyneth Jones Balinese Dancer (Asimov s 1997 09) (html)
09 14 Analiza FOR Mlodzi wyksztalceni
Generator sekwencji stanów logicznych wersja uP
1997 09 Pierwsze kroki w cyfrówce
LP mgr W05 Analiza stanów
Próbnik stanów logicznych z woltomierzem

więcej podobnych podstron