5815001834

5815001834



Wejścia

Wyjścia

CLR

Tryb

CLK

Szer.

Równol.

QA

QB

QC

QD

S1

so

SL

SR

A

B

c

D

0

X

X

X

X

X

X

X

X

X

0

0

0

0

1

X

X

0

X

X

X

X

X

X

QA

QB

QC

QD

1

1

1

0->1

X

X

a

b

c

d

a

b

c

d

1

0

1

0->1

X

0

X

X

X

X

0

QA

QB

QC

1

0

1

0->1

X

1

X

X

X

X

1

QA

QB

QC

1

1

0

0->1

0

X

X

X

X

X

QB

QC

QD

0

1

1

0

0->1

1

X

X

X

X

X

QB

QC

QD

1

1

0

0

X

X

X

X

X

X

X

QA

QB

QC

QD



Wyszukiwarka

Podobne podstrony:
38236 PLD26 VECTOR COUNT := [ QD QC QB QA ] TRACE_ON ENA CLK QD QC QB QA SETF ENA CLK PRLD
188 3 370 OUTPUTS vec QA QB Qc Qd C10CK S1 SO M UA OB Qc Qd c. or<<
Układy wejścia-wyjścia w systemach mikroprocesorowych -    Porty równoległe. -
Image1 b) wejście: u(t), u(s) wyjście: i(t), i(s) y(t)=i(t), y(s)=i(s) Rys. a) Obwód przekaźnika P i
Image163 Parametry statyczne i dynamiczne Podstawowe charakterystyki wejściowe i wyjściowe pamięci p
Image25 i(t) •-s— A wejście: u(t), u(s) wyjście: uc(t), y(t)> uc(t) = y(t) R=1000Q T = RC = 1000*
Image342 Wejścia informacyjnel:stV {Nieparzyst. > Ł Parzyst Wejścia Wyjścia Liczba stanów H na
Image363 WejściaSCO WyjściaRys. 4.419. Dekoder scalony 141 a) schemat funkcjonalny, b) sposób połącz
Image4 wejście: u(t), u(s) wyjście: uc(t), y(t)f uc(t) = y(t) Rys. Układ RC
Image415 wejścia wyzwalającego. Do przeciwległego boku, również równolegle do osi symetrii, doprowad
MG 54 Mamisz Rawskil/lBlok funkcjonalny X X, (Y) - wejścia (wyjścia) sygnałów reprezentujących dane
img020 (73) EUWiP / MECHATRONIKAWzmacniacze o różnicowym wejściu i wyjściu Zasada działania Tranzyst
img021 (72) EUWiP / MECHATRONIKAWzmacniacze o różnicowym wejściu i wyjściu Zasada działania

więcej podobnych podstron