Układy Cyfrowe Laboratorium Konspekt tematyczny ćwiczenia nr 6 Prowadzący ćwiczenia: dr Piotr Sapiecha, mgr inż. Piotr Szotkowski Cel ćwiczenia: Realizacja zadanego algorytmu w języku VHDL z zas- tosowaniem podziału projektu na moduły: FSM i Data Path. Przebieg ćwiczenia: Wstęp. Prezentacja przez osobę prowadzącą ćwiczenia zadanego algorytmu (opis algorytmu w języku wysokiego poziomu typu CPP i behawioralny w języku VHDL). Zadania do wykonania przez studenta. 1. Wstępny projekt podziału algorytmu na moduły: FSM i Data Path. Specy- fikacja komunikacji pomiędzy modułami, projekt modułu ścieżki danych oraz działania automatu (1 pkt). 2. Realizacja modułów w VHDLu oraz ich integracja (3 pkt). 3. Weryfikacja działania układu na poziomie symulacji w systemie Quarus II (1 pkt). Zadanie dodatkowe. Realizacja bardziej efektywnej implementacji algorytmu (danego w trakcie ćwiczeń). Literatura: Plansze do wykładu UCYF Strona profesora Marka Perkowskiego CLASS-VHDL chapter11-fibonacci.html Samples of VHDL Codes Presented In the Examples You Tube: DE2 Board Fibonacci Sequence