Grupa L03 Nawigacja
04.12.2013 r.
Sprawozdanie z automatyki
Temat: Układy logiczne sekwencyjne
Historia pamięci
x y
y=F(x)
Yn=F(x, Yn-1)
wyjście
wejście
S
R
Q
Yn=xYn-1+xYn-1
q
Qn=(S+Qn-1)R
Stan styków przekaźnika odpowiada poprzedniemu stanowi cewki
S R Q
S
0 0 Qn-1
Układ z pierwszeństwem wyłączenia
t
0 1 0
R
t
1 0 1
Q
1 1 0
t
R
Q
Qn=R+S+Qn-1= R S+Qn-1=R(S=Qn-1)
S
S+Qn-1
S
Q
R
Q
Oba wyjścia przerzutnika są komplementarne logicznie za wyłączeniem sytuacji, w której oba wejścia są
pobudzane jednocześnie.
R S Q Qn
R S Qn
0 0 Qn-1 Qn-1
0 0 Qn-1
S
Q
0 1 1 0
0 1 1
1 0 0 1
1 0 0
R
1 1 0 0
1 1 0
Q
Przerzutniki dzielimy na synchroniczne i asynchroniczne.
S
T
R
J
Q
K
Q
J K Qn-1
0 0 Qn-1
0 1 0
1 0 1
1 1 Qn-1
Schemat przedstawia sposób wyzwalania przerzutników synchronizowanych
Powyższy schemat przedstawia asynchroniczny układ sekwencyjny
Poniższy schemat przedstawia synchroniczny przerzutnik RS
Przykładowe przebiegi czasowe