+3 V
OPIS WYPROWADZEÑ UK£ADU TDA1548T
100µF
100µF
TDA 1548T
SYMBOL PIN
OPIS FUNKCJI
100 nF
100 nF
100 nF
VSSO
1
masa wzmacniaczy operacyjnych VCOM
2
punkt wspólny wyjœcia na s³uchawki L3(1)
VOL
3
wyjœcie audio kana³u lewego FILTCL
4
kondensator dla kana³u lewego VSSD VDDD V
V
V
SSA
DDA
SSO VDDO
w³¹czony w sprzê¿eniu zwrotnym wzmacniacza s³uchawkowego 11
10
24
23
1
28
SYSTEM
SYSCLK
CLOCK
12
MODE0
5
wybór trybu pracy 0
Vref
INPUT
25
MODE1
6
wybór trybu pracy 1
TA
100 nF
4.7µF
BCK
7
wejœcie zegarowe
BCK
DA
7
WS
8
wejœcie wyboru s³owa OR
WS
47µF
RIGHT
8
100
DATA
9
wejœcie danych
INPUT
DATA 9
FILTCR
R2(1)
VDDD
10
napiêcie zasilania czêœci cyfrowej 2 S-BUSI
26
LSB-JUSTIFIED
V
1
330
SSD
11
masa cyfrowa
SERIAL
SYSCLK
12
zegar systemu 64f MODE0
VOR
nF
L2(1)
s, 256fs lub 384fs 5
27
IF1
13
wejœcie wyboru formatu 1
MODE1
22µH
6
V
TDA1548T
IF2
14
wejœcie wyboru formatu 2
IF1
COM
13
2
DEEM
15
wejœcie deemfazy (f s = 44.1 kHz) IF2 14
VOL
L1(1)
(aktywny stan wysoki H) DEEM
3
15
22µH
1
MUTE
16
wejœcie wyciszania (aktywny stan ) H
MUTE 16
nF
R1(1)
CLSEL
17
wejœcie wyboru zegara systemu CLSEL
4
+3 V
17
FILTCL
330
47µF
100
LEFT
ADref
18
wyjœcie napiêcia referencyjnego dla zewnêtrznego potencjometru FLAT
ADTR
19
wejœcie analogowe regulacji 10 k
tonów wysokich
MID
22
AD3S
ADBB
20
wejœcie analogowe regulacji MAX
18
19
20
21
wzmocnienia tonów niskich AD
ADTR
ADBB
ADVC
ADVC
21
wejœcie analogowe regulacji ref
g³oœnoœci
AD3S
22
wejœcie 3-pozycyjnego prze³¹cznika 1k
1k
1k
C(1)
C(1)
C(1)
charakterystyki p³aska/min/max VDDA
23
napiêcie zasilania czêœci analog.
VSSA
24
masa analogowa
2k
5k
10k
Vref
25
wewnêtrzne napiêcie odniesienia (1) Opcjonalnie
(0.5VDDA typ)
6k
5k
FILTCR
26
kondensator dla kana³u prawego w³¹czony w sprzê¿eniu zwrotnym wzmacniacza s³uchawkowego VOR
27
wyjœcie audio kana³u prawego VDDO
28
napiêcie zasilania wzmacniaczy ref
nF
operacyjnych
SSD
DDD
MUTE
DEEM
AD3S
ADVC
ADBB
ADTR
AD
V
V
1.8
CEXT2
TCR
FIL
VOR
16
15
22
21
20
19
18
11
10
26
27
kW
AND
-
SOUND
OP4 +
1.2
VOLUME
CONV2
OP2
CONTROL
R
-
+
24
SSA
V
1
28 V
SSA
V
SSO
DDO
V
DDA
V
2
27 VOR
V
COM
23
s
s
s
s
DDA
TED
TED
VOL 3
26 FILTCR
1f
2f
4f
8f
V
(4-bit)
(4-bit)
FILTCL 4
25 V
16
RIGHT
SINKS
SHAPER
ref
ATA
CURRENT SOURCES
OUTPUT
16
ORDER
SWITCHES
CURRENT
7
D
CALIBRA
CALIBRA
R
MODE0 5
24 V
BCK
2nd
ENCODER
SSA
OVERSAMPLING
TO
1
2
x
NOISE
8
MODE1 6
23
(SAMPLE-AND-HOLD) V
INPUT
-
2
DDA
AGE
AGE
8
TA
CONTROL
COM
CONTROL
CONTROL
ST
ST
+ OP3
BCK 7
22 AD3S
WS
V
DA
INTERPOLA
SOURCE
MUTE
TER
TER
REFERENCE
WS 8
21 ADVC
FIL
FIL
SOUND
9
SERIAL
VOLUME
SOFT
DATA 9
20 ADBB
ATA
LINEAR
TDA1548T
D
ORDER SHAPER
ATA
TED
TED
D
V
10
19
DDD
ADTR
ENCODER
(4-bit)
(4-bit)
2nd
14
OVERSAMPLING
LEFT
x
NOISE
16
SINKS
V
11
18 AD
IF2
CURRENT SOURCES
OUTPUT
16
28
SWITCHES
CURRENT
SSD
ref
8 (SAMPLE-AND-HOLD) CALIBRA
CALIBRA
DDOV
SYSCLK 12
17 CLSEL
13
IF1
1
IF1 13
16 MUTE
-
+
SSO
W
W
V
kW
OP1
IF2 14
15 DEEM
6k
6k
TIMING
CONV1R
1.2
DDA
TDA1548T
V
SSAV
12
17
5
6
4
3
25
ref
TCL
VOL
V
SSA
nF
V
FIL
10 µF
CLSEL
SYSCLK
MODE0
MODE1
1.8
CEXT1
1.4. Schemat aplikacyjny i blokowy oraz opis wyprowadzeñ uk³adu przetwornika DAC
ze wzmacniaczem s³uchawkowym i uk³adem DSP TDA1548T
SERWIS ELEKTRONIKI