1. Podzia艂 przerzutnik贸w 佛 Asynchroniczne dzia艂aj膮 bez sygna艂u taktuj膮cego, a stan przerzutnika ustala si臋 bezpo艣rednio w wyniku zmiany stanu wej艣膰 佛 Synchroniczne pracuj膮 z udzia艂em sygna艂y taktuj膮cego, a stan wej艣膰 informacyjnych jest przekazywany na wyj艣ci e w chwilach wyst臋powania okre艣lonego poziomu lub narastaj膮cego/opadaj膮cego zbocza sygna艂u taktuj膮cego 2. Rodzaje przerzutnik贸w 佛 Przerzutnik RS (Reset, Set) w najprostszej postaci sk艂ada si臋 z dw贸ch po艂膮czonych bramek NOR. Przerzutnik RS jest typowym przeds tawicielem uk艂ad贸w asynchronicznych 佛 Przerzutnik D (Delay) przerzutnik synchronizowany, wzbudzany narastaj膮cym zboczem (dodatnim) impulsu zegarowego. Ma wej艣cie informacyjne (D), zegarowe (C) i wyj艣cia 佛 Przerzutnik T (Trigger) przerzutnik synchroniczny z jednym wej艣ciem informacyjnym T. Po podaniu warto艣ci logicznej 1 na wej艣cie T i wyzwoleniu zboczem sygna艂u zaporowego zmienia stan wyj艣膰 na przeciwne. Podanie 0 na wej艣cie T powoduje zachowanie bie偶膮cego stanu przerzutnika 佛 Przerzutnik JK ma dwa wej艣cia informacyjne (J i K). Dzia艂a podobnie do przerzutnika RS, z t膮 r贸偶nica, 偶e gdy na obu wej艣ciach s膮 stany wysokie, stan przerzutnika zmienia si臋 na przeciwny w stosunku do tego, jaki by艂 w chwili poprzedzaj膮cej 3. Schemat ideowy przerzutnika bistabilnego na dw贸ch tranzystorach 4. Schemat ideowy przerzutnika monostabilnego na dw贸ch tranzystorach 5. Schemat ideowy przerzutnika astabilnego na dw贸ch tranzystorach