Politechnika Lubelska

Laboratorium podstaw elektroniki

w Lublinie

Ćwiczenie nr 11

Guzowski Krzysztof, Kadłubowski Krzysztof, Radziszewski Sławomir

Semestr IV

Grupa: ED 4.4

Rok akademicki:

1996/97

Temat ćwiczenia:

Liczniki asynchroniczne TTL

Data wykonania:

19.05.1997

Ocena:

Licznik asynchroniczny modulo 7

Przebiegi czasowe

Analiza układu licznika


Przebiegi czasowe

Uwagi i wnioski:

W ćwiczeniu zrealizowano i zbadano licznik asynchroniczny modulo 7. Badany układ zrealizowano w oparciu o cztery przerzutniki JK-MS typu 7472.

W wyniku obserwacji pracy układu zaobserwowano przebiegi czasowe zgodne z założonymi na etapie projektowania układu. Stwierdzono, że zaproponowany model licznika pracuje poprawnie.

W dalszej części ćwiczenia analizowano pracę układu sekwencyjnego - topografia połączeń - schemat 2.

Układ zrealizowano z następujących elementów:

licznika scalonego typu 7493

bramki logicznej NAND

inwertora.

Zastosowany układ scalony 7493 jest czterobitowym licznikiem składającym się z czterech przerzutników JK-MS. Struktura wewnętrzna układu tworzy liczniki modulo 2 (jeden przerzutnik) i modulo 8 (trzy przerzutniki).

W badanym układzie sekwencyjnym wykorzystano układ powyższy układ jako licznik modulo 16. W tym celu sygnał wyjściowy z licznika modulo 2 podano na wejście licznika modulo 8. Sygnał wejściowy ulega wiec podzieleniu przez 16 i jest on podawany na jedno z wejść bramki NAND. Na drugie wejście wchodzi sygnał wejściowy. Realizacja funkcji AND (bramka NAND i NOT) daje ostatecznie następujący przebieg:

przez osiem taktów sygnału wejściowego na wyjściu otrzymujemy zero logiczne

przez następne - sygnał z wejścia układu.