- układy rozniczkujacy i calkujacy
- czas tplh dla invertera
- funkcje Bool-owskie (zrealizowac cos na 4 NAND-ach) Y=(nieA+B)*C
- bramka transmisyjna narysować przebieg (S=L, S=H)
- metoda czola i grzbietu
-linia dlugo (dopasowanie na wejsciu i wyjsciu, przebieg po jakims czasie)
-przerzutnik - schemat
-timer 555 (praca astabilna i monostabilna)
-bramka transmisyjna (narysowac przybieg - byl zaszumiony) i Shottky'ego, buforowane
-czy mozna polaczyc TTL-a i CMOS-a (5V)
-cos z przerzutnikiem D i T (dorysowac przebieg, te przebiegi z wykladu)
-zaznaczyc czasy (ustawienia, podtrzymania, ustalania, propagacji, itd.)
-
-zrealizowac funkcje za pomoca multiplexera (multiplexer jako generator funkcji) (151, inverter)
- Przebiegi dla przerzutnika D
-kody refleksyjne (bylo zamienic na Graya)
-zamienic cos na zwykly
-kody uzupelnienia do 2 (21,75)
-cos z carry .... opisac
- Układ barrel shifter
- Sumator CLA
- opisać cechy sumatora CSA (Carry Select Adder)
- układ Barrel Shifter
- Binarny synchroniczny licznik z przeniesieniami szeregowymi względem takiegoż licznika z przeniesieniami równoległymi.
- Binarny licznik asynchroniczny względem synchronicznego.
- 2-bitowy komparator liczb na pamięci. Narysuj układ i podaj zawartość wszystkich komórek pamięci.
- za pomoca ukladu 151 zaprojektowac multiplexer 8:2 (8 wejść 2 wyjścia Y i nieY)
- 2 rejeststry tak polaczyc, aby dzielily czestotliwosc przez 30
- Zbuduj dzielnik synchroniczny częstotliwości przez 30 na dwóch 4-bitowych licznikach binarnych( wejścia ładujące ).
- kiedy sie pojawi cos tam na Q8 (cyfrowa linia opozniajaca)
- Rejestr szeregowy (Q7) przebieg zmienności stanów
- 2 bloki - zbudować z nich rejestr przesówny (lub licznik) z wpisem równoległym
- pamieci - kasowanie (dokladnie) czy mozna blokowo, bajtowo itd., czy mozna elektrycznie,
- czy DRAM wymaga odswiezania
- FLASH zapis/odczyt danych
- Pamięć EEPROM. - jak się kasuje/odczytuje
- Pamięci dynamiczne i statyczne (czy SRAM jest synchroniczna)
- czy w komputerach PC pamiec RAM jest polaczona przez magistrale jedno czy dwu kierunkową
- czy na portach adresowych sa multiplexery
- Blok LUT (Look up Table) zrealizować układ do porowniania liczb
- PLD - rozkodowac symbol. Układ GAL 20V8
- układ PLD wykorzystujący blok LUP czas a*b = 2ns, ile zajmie wykonanie c+a*b
- Przetwornik C/A z siecią wagową względem przetwornika z siecią drabinkową
- O czym mówi wyjście szeregowe przetwornika A/C sigma-delta?
- Jest 8-bitowy przetwornik A/C z komp. równomierną, ile taktów zegara potrzeba dla przetworzenia każdej wartości wejściowej
- Rozdzielczość A/C.
- szeregowy/równolegly
- z podwojnym calkowaniem
- USB duplex, czy można zasilac urzadzenia
- PS2 czy duplex
- IrDA czy duplex
- RS232 czy duplex ile kabli do polaczenia urzadzen
- ile minimalnie linii potrzeba do transmisji rownoleglej(PS2)
- Za pomocą RS232 wysłano bajty 0xAA i 0x07. Narysuj przebieg poziomów napięć na lini TxD zakładając, że transmisja odbywa się dla ustawień 8N1.
- szeregowa transmisja 2 bajtow (bit startu, stopu itd.)
- transmisja duplexowa
- cos o HITACHI (Rambus)
- odświeżania pamięci asynchroniczne