ELEKTROTECHNIKA sem.1
Studia zaoczne
Nisko, rok akad. 2002/03
EGZAMIN z Podstaw Techniki Cyfrowej
Zad 1.
Zaprojektować na bramkach NAND układ sygnalizujący, że w 4-bitowym słowie wejściowym są obok siebie co najmniej 2 jedynki (1).
Zaprojektować na bramkach NOR układ testujący, czy podawana na jego wejście liczba 4-bitowa jest większa bądź równa 5 i czy jest nieparzysta.
Zad 2.
Narysować graf i przedstawić tabelę przejść (in. minimalną tabelę stanów) automatu Moore'a wykrywającego sekwencję impulsów:
10100
00110.
Zad 3.
Zaprojektować licznik synchroniczny o następujących stanach wewnętrznych:
00; 10; 11 - na przerzutnikach JK i bramkach NOR
01; 00; 10 - na przerzutnikach D i bramkach NAND
D |
|||||
Q |
Q+ |
D |
|||
0 |
0 |
0 |
|||
0 |
1 |
1 |
|||
1 |
0 |
0 |
|||
1 |
1 |
1 |
|||
JK |
|||||
Q |
Q+ |
JK |
|||
0 |
0 |
0- |
|||
0 |
1 |
1- |
|||
1 |
0 |
-1 |
|||
1 |
1 |
-0 |