Numer ćw.: |
Nazwa wydziału: |
Ocena: |
4 |
Wydział Inżynierii i Technologii Chemicznej |
|
Grupa stud. / grupa lab. |
|
|
21T1 |
Nazwa przedmiotu: |
|
Data wykonania ćw.: |
Elektrotechnika |
|
10.11.2010 |
Temat ćw: |
Podpis: |
Data oddania sprawozdania: |
Zaprojektować układ dodający i odejmujący dwie liczby 3 - bitowe przy użyciu bloków sumatorów |
|
17.11.2010 |
|
|
Skład zespołu (podkreślić osobę odpowiedzialna za wykonanie sprawozdania) |
|
|
Sabina Ciągło Katarzyna Parylak
|
|
Wstęp teoretyczny:
Sumatory to układy wykonujące dodawanie liczb, przedstawionych w zapisie dwójkowym.
Układ służący do dodawania dwóch liczb jednobitowych nazywany jest półsumatorem.
Schemat blokowy półsumatora b) Tabela prawdy c) Tabele Karnaugha
Funkcje opisujące półsumator:
S=A⋅ B+A⋅B = A ⊕ B
P =A⋅B
Sumowanie bitów na pozycji n wymaga dodania wartości n-tych
bitów liczb A i B oraz przeniesienia z niższej pozycji
An + Bn + Pn
a układ realizujący takie dodawanie, zwany jednobitowym sumatorem pełnym, musi zawierać
dodatkowe wejście, wprowadzające przeniesienie Pn.
a) Schemat blokowy pełnego sumatora b) Tabela prawdy c) Tabele Karnaugha
Funkcje opisujące pełny sumator:
Sn =An ⋅Bn ⋅ Pn +An ⋅Bn ⋅ Pn +An ⋅Bn ⋅ Pn + An ⋅Bn ⋅ Pn
Pn +1 =An ⋅Bn +Bn ⋅ Pn +An ⋅ Pn
Rozwiązanie zadania:
Schemat sumatora:
Dodającego
Odejmującego
Wnioski
Celem naszego ćwiczenia było pokazanie działania sumatora algebraicznego. Zadanie to zostało wykonane prawidłowo. Sumator zliczał poprawnie.