| Laboratorium elektroniki Ćwiczenie nr 5 Badanie układów TTL | |||
| 
 | Grupa 33A WIEiK Zespół III | Data: | Ocena: | 
W ćwiczeniu zajmowaliśmy się badaniem układów TTL inaczej zwanych układami logicznymi, funktorami lub bramkami. Są to układy pracujące w logice tranzystorowo-tranzystorowej (ang. Transistor-Transistor Logic). Do podstawowych układów TTL należą elementy realizujące działania algebry Boole`a. Są to:
- bramka AND realizująca funkcję iloczynu logicznego (koniunkcji).
-bramka OR realizująca funkcję sumy logicznej (alternatywy).
-bramka NOT realizująca funkcję negacji .
Oraz elementy budowane na ich bazie takie jak:
-bramka NAND realizująca negacje iloczynu.
-bramka NOR realizująca negacje sumy.
-bramka EXCLUSIVE-OR realizująca operacje „wyłącznie lub”.
Do podstawowych parametrów układów TTL zaliczamy:
1.maksymalna ilość wejść elementu.
2.obciążalność elementu -dopuszczalna liczba innych elementów, które mogą być dołączone do wyjścia bramki (wzmocnienie logiczne).
3. Średni czas propagacji -jest to średnia arytmetyczna czasów opóźnień zboczy narastającego i opadającego.
Przykładowy schemat zastępczy bramki NAND:

            Wieloemiterowy tranzystor zapewnia wykonanie operacji AND. Tranzystor T2 wraz z rezystorami R2  i R3 pracuje w konfiguracji wzmacniacza, wytwarzającego odpowiednie poziomy napięć na bazach tranzystorów T3 i T4. Tranzystory te tworzą stopień wyjściowy.     
              Jeżeli na obu emiterach (wejściach bramki) T1 jest stan wysoki, to złącze emiter-baza jest spolaryzowane zaporowo, a złącze baza-kolektor przewodzi. Tranzystory T2 i T4 są nasycone, T3 jest zatkany. Na wyjściu układu pojawia się stan niski. Gdy na chociaż jednym wejściu jest stan niski T1 jest nasycony, a tranzystory T2 i T4 nie przewodzą, tranzystor T3 pracuje w zakresie liniowym. Na wyjściu pojawia się stan wysoki.  
W czasie wykonywania ćwiczenia realizowaliśmy zadania wykonywane przez wyżej wymienione bramki logiczne za pomocą funktorów NAND i NOR. Wynikiem ćwiczenia jest szereg schematów składających się z tych dwóch elementów.
Bramka AND.

Symbol: 
Tabela stanów:
| A | b | y | 
| 0 | 0 | 0 | 
| 0 | 1 | 0 | 
| 1 | 0 | 1 | 
| 1 | 1 | 1 | 


Realizacja funktorem NAND:                                            Realizacja funktorem NOR: 
Bramka OR.
Symbol:

Tabela stanów:
| a | B | y | 
| 0 | 0 | 0 | 
| 0 | 1 | 1 | 
| 1 | 0 | 1 | 
| 1 | 1 | 1 | 


Realizacja funktorem NAND:                                                         Realizacja funktorem NOR: 
Bramka NOT.

Symbol:
Tabela stanów:
| a | Y | 
| 1 | 0 | 
| 0 | 1 | 


Realizacja funktorem NAND:                                                         Realizacja funktorem NOR: 
Bramka NOR.

Symbol: 
Tabela stanów:
| a | B | y | 
| 0 | 0 | 1 | 
| 1 | 0 | 0 | 
| 0 | 1 | 0 | 
| 1 | 1 | 0 | 
Realizacja funktorem NAND: Realizacja funktorem NOR:


Bramka NAND
Symbol:

Tabela stanów:
| a | B | y | 
| 0 | 0 | 1 | 
| 0 | 1 | 1 | 
| 1 | 0 | 1 | 
| 1 | 1 | 0 | 
Realizacja funktorem NAND: Realizacja funktorem NOR:


  
Bramka EXCLUSIVE-OR

Symbol:
Tabela stanów:
| a | B | y | 
| 0 | 0 | 0 | 
| 0 | 1 | 1 | 
| 1 | 0 | 1 | 
| 1 | 1 | 0 | 

Realizacja funktorem NAND:                                                         Realizacja funktorem NOR: 

y
a
b
a
b
y
a
b
y
a
b
y
a
b
y
a
b
y
a
y
y
a
y
a
a
b
y
y
a
b
a
b
y
a
b
y
y
a
b
y
a
b
a
b
y
y
a
b
R1
WE 1
WE 2
R2
R4
R3
T2
T1
T3
T4
D
a
b
y