035

035



/

STANY LOGICZNE NA WYJŚCIACH Q ODPOWIADAJĄCE BINARNEMU

ZAPISOWI LICZB f-ł-0    Tablica 2.1

Programowana liczba

I

Stan wyjścia

I*4

Qa

q3

Q<

9

0

1

1

0

8

1

1

1

0

7

0

0

0

1

6

1

0

0

1

5

0

1

0

1

4

1

1

0

1

3

0

0

1

1

2

1

0

1

1

1

•i

0

1

1

1

0

1

1

I

1

1

niki JK-MS, np. licznik najniższego rzędu tworzą układy scalone USI-T-US4. Liczniki są połączone szeregowo i kolejny licznik zlicza na poziomie o rząd wyższym.

Doprowadzając do wejścia ustawiającego S sygnał logiczny 0 wymusza się na

wyjściu Q przerzutnika JK-MS stan 0. Zależność tę wykorzystano do programowania licznika.

Programowanie realizuje się czterosekcyjnym przełącznikiem obrotowym o odpowiedniej kombinacji połączeń zestyków. W zależności od tego czy przełącznik

ten załączy do wejść S masę układu, czy wejścia S pozostaną otwarte, na wyjściach

Q uzyskuje się kombinację stanów logicznych 0 i /, odpowiadających binarnemu zapisowi liczb 9-4-0. Wykaz tych kombinacji podano w tablicy 2.i, przy czym zapis odbywa się stanami niskimi (logiczne 0), ponieważ wykorzystuje się wyjścia odwracające Q.

Po zaprogramowaniu wszystkich liczników doprowadzenie impulsów do wejścia W powoduje, że stan zespołu liczników obniża się o I po każdym impulsie.

Gdy na wszystkich wyjściach Q licznika USI-i-US4 wystąpią stany wysokie, to Wyjście bramki B5 przejdzie do stanu niskiego. Na wyjściu bramki B2 uzyskuje się napięcie wysokie, które przygotowuje bramkę B3 do przetransformowania pierwszego impulsu z wejścia W jaki pojawi się po zmianie stanu wejścia bramki. Impuls ten po przejściu przez bramki B3 i B4 steruje licznikiem zliczającym o rząd wyżej.

Kolejne liczniki wyższego rzędu pracują podobnie.

Cykl liczenia wstecznego trwa do czasu, gdy wszystkie liczniki „x I”, „x I0’\ „x 100”, „x 1000” zostaną wyzerowane, a wówczas na ich wyjściach N wystąpią stany

wysokie. Wyjścia N sterują czterowejściową bramką 62/, która spełnia funkcję

*1

komparatora poziomów. Gdy wszystkie wejścia bramki będą w stanie wysokim, to jej wyjście przejdzie do stanu niskiego. Niskie napięcie wyjściowe bramki 62/

oddziałuje na wejście R przerzutnika R-S, utworzonego z bramek B22, B23. Prze-rzutnik R-S przechodzi do stanu, w którym na wyjściu Q jest stan niski. Następuje zatkanie tranzystora T2, którego obciążeniem jest przekaźnik Pk. Styki przekaźnika zmieniają stan pracy. Jednocześnie niskie napięcie z wyjścia Q przerzutnika R-S

35


Wyszukiwarka

Podobne podstrony:
PrzetwornikAC11 WARTOŚĆ NAPIĘCIA NA "WE" [VI STANY LOGICZNE NA Dl, D2,
Operacje logiczna na liczbach binarnych Przykład - suma logiczna dwóch 8-bitowych liczb binarnych001
Image338 na wyjściu natychmiast po stwierdzeniu, że jedna z liczb jest większa, tzn. Ai Jeśli porówn
.END 6. Tablica dwuwymiarowa liczb całkowitych, na wyjściu tablica jednowymiarowa o rozmiarze
IMG?03 (2) napięć na wejściu w każdych warunkach odpowiadało zerowe napięcie na wyjściu (mówi się „n
Skaner08060405550 I a w tym i na człowieka. Za stany wzbudzone w badanym przypadku odpowiedział* ne
Skaner08060405550 I a w tym i na człowieka. Za stany wzbudzone w badanym przypadku odpowiedział* ne
Sit O: Jest to bit sterujący wyjściem -DTR. JeSIl bit O ma WartoSC logicznej "i" to na wyj
CCF2012121529 45 Na przykład proste dodawanie dwóch liczb, 2 + 2, przetłumaczone dla komputera na k
Operacje wejścia-wyjścia Wykonanie programu przez komputer polega w zasadzie na wprowadzeniu odpowie
uklady logiczne 11 Rys. 11 Schemat obwodu bramki TTL (NAND) z otwartym kolektorem na wyjściu
odpowiedzi sieci o na wyjściu służy do określenia miary odległości p pomiędzy wektorem wyjściowym o
Komparator binarny •    porównania liczb binarnych m trzy wyjścia:
Skaner08060405550 I a w tym i na człowieka. Za stany wzbudzone w badanym przypadku odpowiedział* ne

więcej podobnych podstron