ćw2 str2

ćw2 str2



moduł logiczny zawiera I układ scalony TTL serii 74. Wyprowadzenia układu scalonego są połączone z końcówkami umieszczonymi na płycie czołowej modułu i wkomponowanymi w topografię wyprowadzeń, naniesioną na tę płytę (schemat połączeń i wyprowadzeń układu scalonego). W środku pola znajduje się listwa zasilająca, na którą wyprowadzono końcówki z poziomami logicznymi oznaczone "H" oraz końcówki zasilania oznaczone "0V" i "5V". Moduł logiczny jest zasilany po połączeniu końcówek na jego płycie czołowej (oznaczonych "0V" i "5V") z odpowiednimi końcówkami na listwie zasilającej.

Umieszczony w środkowej części pulpitu technicznego panel przełączników i wskaźników składa się z dwóch części. W części oznakowanej "SWITCH REGISTER" znajduje się 8 przełączników bistabilnych do ustawiania poziomów logicznych, a w części "DISPLAY REGISER" 16 wskaźników diodowych do monitorowania stanów logicznych. Dioda świeci gdy na jej wejście podany jest poziom logiczny "H".

Panel generatora składa się z części CLOCK, PULSE, DISPLAY i OSCILLOSCOPE. Znajduje się tam zegar generujący impulsy o częstotliwości rzędu 1Hz, 1kHz, 1 MHz (płynną regulację umożliwia pokrętło). Przyciski PULSE umożliwiają generowanie pojedynczych impulsów. DISPLAY to cyfrowy wskaźnik 7-segmentowy. Jego wejścia oznaczone a, b, c, d, e, f, g, DP pozwalają na bezpośrednie sterowanie elementami wskaźnika. Wejścia oznaczone 2°,2',22,23 są wejściami scalonego transkodera kodu wbudowanego w panel i połączonego ze wskaźnikiem.

Spośród elementów logicznych TTL do ćwiczenia wybrano:

UCY7400 - cztery dwuwejściowe funktory NAND UCY7402 - cztery dwuwejściowe funktory NOR UCY7404 - sześć funktorów NOT UCY7410 - trzy trzywejściowe funktory NAND UCY7420 - dwa czterowejściowe funktory NAND UCY7450 - dwa dwuwejściowe funktory AND-OR-NOT UCY7476 - dwa przerzutniki J-K

3


Wyszukiwarka

Podobne podstrony:
ćw2 str3 .    Budowa połączeń: Do budowy połączeń pomiędzy modułami logicznymi oraz
ćw2 str Ćwiczenie 2Układy budowane z elementów logicznych malej skali integracji (TTL)układy bez
ćw2 str1 Cci ćwiczenia: Zastosowanie metod projektowania układów logicznych oraz poznanie typowych
skanuj0026 (178) Motyw na str. 13 + 15 sac ~ :- = Prz. cc: wałki er. w e;Kcs OKubeczki na jajka Rolk
skanuj0028 Schemat do modelu 12 ze str. 25 {Va K» V

więcej podobnych podstron