PRZEDMIOTOWE EFEKTY KSZTAŁCENIA
Z zakresu wiedzy:
PEK_W01 - jest w stanie opisać architekturę i złożoność programowalnych układów logicznych CPLD i FPGA, potrafi wskazać przykładowe zastosowania układów programowalnych oraz różnice pomiędzy układami programowalnymi i mikroprocesorami
PEK_W02 - jest w stanie opisać narzędzia projektowe dedykowane dla układów
programowalnych, potrafi scharakteryzować poszczególne etapy budowy projektu (opis, synteza, implementacja, weryfikacja) oraz metody testowania układów programowalnych
PEK_W03 - jest w stanie scharakteryzować języki opisu sprzętu oraz wymienić różnice pomiędzy klasycznymi językami sekwencyjnymi a językami opisu sprzętu, potrafi wymienić podstawowe instrukcje współbieżne i sekwencyjne języka VHDL,
PEK_W04 - jest w stanie scharakteryzować metody opisu układów logicznych w języku VHDL
PEK_W05 - jest w stanie objaśnić sposoby implementacji podstawowych układów kombinacyjnych (multipleksery, demultipleksery, kodery, dekodery, układy arytmetyczne)
PEK_W06 - jest w stanie objaśnić sposoby implementacji podstawowych układów sekwencyjnych (przerzutniki, rejestry, rejestry przesuwne, liczniki, pamięć)
PEK_W07 - potrafi scharakteryzować sposoby opisu maszyn stanu z użyciem diagramów ASM i grafów, potrafi objaśnić sposoby implementacji w języku VHDL maszyn stanów
PEK_W08 - jest w stanie scharakteryzować układ sekwencyjny typu kontroler - część operacyjna
Z zakresu umiejętności:
PEK_U01 - potrafi korzystać z narzędzi projektowych przeznaczonych dla układów programowalnych
PEK_U02 - potrafi stworzyć projekt układu logicznego w języku VHDL oraz go przetestować
PEK_U03 - potrafi stworzyć program w języku VHDL odwzorowujący układ cyfrowy opisany schematem ideowym
PEK_U04 - potrafi tworzyć w języku VHDL układy kombinacyjne takie jak multipleksery, demultipleksery, kodery, dekodery, proste układy arytmetyczne
PEK_U05 - potrafi tworzyć w języku VHDL układy sekwencyjne takie jak przerzutniki, rejestry, rejestry przesuwne, liczniki, pamięć
PEK_U06 - potrafi tworzyć diagramy ASM i grafy synchronicznych układów sekwencyjnych na podstawie opisu słownego
PEK_U07 - potrafi tworzyć programy w języku VHDL realizujące maszyny stanów, opisane
_diagramami ASM i grafami_
TREŚCI PROGRAMOWE | ||
Forma zajęć - wykład |
Liczba godzin | |
Wyl |
Architektura układów programowalnych |
2 |
Wy2 |
Narzędzia projektowe, sposoby opisu układu, synteza, symulacja i testowanie |
2 |
Wy3 |
Język opisu sprzętu - VHDL |
2 |
Wy4 |
Implementacja układów kombinacyjnych |
1 |
2