Startując od punktu czasowego zaznaczonego na rysunku jako A następuje:
a) pojawienie się bitu i-tego na wejściu i po operacji OR-EXL z sygnałem Y(i-I) prawic natychmiastowe pojawienie się wyniku na wyjściu WY i trwanie tego przez całą długość bitu
b) przed końcem bitu z niezbędnym wyprzedzeniem td bit i-ty z WY jest wpisany (strzałka na impulsie zegarowym) do I -go przerzutnika z jednoczesnym przesuwem zawartości rejestru o 1 krok w prawo - powstaje nowa wartość Y(i)
c) pojawia się bit i+I, jest sumowany modliło 2 z Y(i) dając wyjściowy bit i+I BIT i CIĄGU NRZ JEST MODYFIKOWANY WARTOŚCIĄ Y(i-l) POJAWIAJĄC SIĘ NA WYJŚCIU JAKO WY®.
W dcskramblerzc sytuacja jest analogiczna.
Opis modelu.
Analogicznie jak w innych modelach układ zbudowano wykorzystując układ logiki programowanej. Sygnały i przełączniki opisano na fotografii modelu.
Schemat pomiarowy :