Ćwiczenia laboratoryjne przy jorował dr inż. Andrzej Kalii. 2008 (3)
Zaprojektuj układ synchroniczny o jednym wejściu x i dwóch wyjściach Zi oraz 7^ działający w następujący sposób: pierwsza jedynka napotkana w sekwencji wejściowej generuje Z|=l, druga jedynka • Zj=l, trzecia jedynka - Zi=l, czwarta jedynka • Zj=l itd. Dodatkowo należy przyjąć, że wdanej chwili zawsze Z]Z2=0. Gdy x=0, to Zj=0 i Z2=0. Na rysunku 1 podano ilustrację działania układu dla przykładowej sekwencji wejściowe: w chwili tr,x=0, chwili t2;x=l, t3.U,t3; x=0, t«;x=l, itd).
Innymi słowy, układ ma przekazywać jedynki nieparzyste na wyjście Zi, a jedynki parzyste na wyjście Z2 (..rozdzielacz jedynek").
0101100010 |
2, |
0001000010 |
A | ||
zegar—# |
z2 |
0100100006 |
Kolejne kroki ćwiczenia:
1. Zrealizować układ Moorea i sprawdzić poprawność działania Rysunek 1
dla dwóch wcześniej przygotowanych testowych sekwencji wejściowych (sekwencja 1; sekwencja 2),
Poprosić prowadzącego (podpis 1). Nie rozmontowywać układu!
Zrealizować układ Mcalyego i sprawdzić poprawność działania dla sekwencji 1 oraz sekwencji wejściowej 2 (takich samych jak w punkcie 1).
Porównać zachowanie układu Moorea z układem Mealyego (najlepiej na diagramie czasowym), Poprosić prowadzącego (podpis 2).
Zawartość sprawozdania:
• Na stronie 1 oraz 2 - synteza układu Moorea przeprowadzona wg następujących punktów: a) graf stanów-wyjść, b) minimalizacja tablicy sta-nów-wyjść, c) kodowanie stanów, d) otrzymywanie funkcji wzbudzających wejścia przerzutników, e) otrzymywanie funkcji wyjść. Wybrać przerzutniki D oraz wykorzystać tylko te układy, które są dostępne na płycie montażowej.
• Na stronie 3 - synteza układu Mcalyego (według identycznych punk-
schemat
układu
Moore’a
Diagram dla sekwencji 1
X* 0 |
1 |
0 1 |
0 0 0 1 0 i rm |
11 |
—r~i |
i i t i i ; t—i ; | |
2Li |
L I |
i ■■ ■ |
To jest tylko przykład
rzutniki JK. |
Diagram dla sekwencji 1 | ||
• Na ostatniej stronic umieszczamy rysunki zsyntezowanych układów |
Schemat układu Mealyego |
? • | |
wraz z diagramami czasowymi (rozkład rysunków na ostatniej stronie pokazano na rysunku 2). • Ewentualne potwierdzenia realizacji |
Diagram dla sekwencji 2 | ||
? • |
zadania w CAD (wydruk układu oraz symulacji) zamieszczamy przed kartką z rysunkami.
Rysunek 2
Uwagi:
1. nic zapomnieć o podłączeniu wejść asynchronicznych przerzutników,
2. stałe wartości logiczne pobieramy z czerwonych przewodów (wartość 1) albo czarnych (wartość 0). Nie wolno ich pobierać z zadajnika wartości logicznych.
Literatura:
(1) A KiM. Posuwy tcoci: układów logicznych. *kiypc (21 Katalogi firnowe ckmen:6w scalcoych
Do użytku wewnętrznego tu laboratorium studzienne 2008