Wyniki wyszukiwana dla hasla rys 2 34a b Image064 I I ©Z-O . Jz Rys. 3.20. Schematy logiczne układów realizujących wieloargumentową funkcję AImage069 ab cd Rys. 3.28. PrzerzutnikImage073 Układ służący do realizacji tej funkcji, zbudowany z bramek I (AND), LUB (OR), NIE (NOT) prImage078 Tablica wartości tej funkcji jest przedstawiona na rys. 3.36a. Ponieważ rozważana funkcja jImage079 Tablica wartości tej funkcji przedstawiona na rys. 3.38a, a rozwiązanie zadania na rys.Image083 na rys. 3.43. Poszczególne stany układu reprezentują kółeczka, w których wpisana jest liczbImage092 Rys. 4.8. Typowe charakterystyki wyjściowe UOH — /(/OH) a) dla różnych waImage095 Rys. 4.13. Charakterystyki poboru mocy przez bramkę I-NIE (NAND) w zależności odImage098 r Bramka LUB-NIE (NOR) oraz LUB (OR) Schemat elektryczny bramki LUB-NIE — 02 przedstawiono Image099 W przypadku dołączenia do tej bramki ekspanderów (rys. 4.20) układ realizuje funkcję: F = AImage1 b) wejście: u(t), u(s) wyjście: i(t), i(s) y(t)=i(t), y(s)=i(s) Rys. a) Obwód przekaźnika P iImage105 Al bramka ta pobiera prąd wejściowy o 25*% większy w porównaniu z bramką standardową (rys. Image107 zystora, jako elementu ograniczającego nasycenie tranzystora (rys. 4.37a), nie spowodowało Image112 Rys. 4.49. Ilustracja definicji czasów propagacji sygnałów od wejść synchronizujących do wyImage114 Przerzutnik JK-MS — 72 przedstawiono na rys. 4.53. Bramki 1 i 2 realizują funkcje K = KX*K2Image119 czasu propagacji sygnału do stanu 0 na wyjściu od temperatury dla przerzutni-ka D przedstawImage121 00 ... O i 11 ... 1 (rys. 4.66). Wybór sposobu wprowadzania informacji do rejestru lub jej Image122 a Rys. 4.62 Układ służący do równoległego wprowadzania informacji z czterech źródeł do rejeImage123 w rejestrze (rys. 4.67a) należy połączyć wyjście Q ostatniego i wejście D pierwszego przerzImage124 Rys. 4.66. Układ służący do równoległego wyprowadzania informacji z rejestru Q Wybierz strone: [
11 ] [
13 ]