Wyniki wyszukiwana dla hasla Sonda logiczna Image250 Schemat logiczny synchronicznego dwukierunkowego licznika dwójkowego (193) przedstawiono naImage268 Rys. 4.298. Połączenie kaskadowe 8-stopniowych liczników programowanych Rys. 4.299. SchematImage284 Przykłady rozwiązań dwójkowych sumatorów równoległych Na rysunku 4.324 przedstawiono schemaImage295 Rys. 4.337. Schemat logiczny dwójkowego sumatora szeregowego służącego do realizacji operacImage303 Rys. 4.347. Schemat logiczny jednotetradowego sumatora w kodzie 8421 8Image305 Na rys. 4.350 przedstawiono schemat logiczny tetrady sumatora dziesiętnego — akumulującego.Image307 Schemat logiczny układu odejmującego liczby w kodzie 8421 (dla jednej tetrady) oraz wyznaczImage312 Schemat logiczny jednotetradowego sumatora w kodzie „+3” przedstawiono na rys. 4.357. Na ryImage314 Rys. 4.360. Układ realizujący dodawanie i odejmowanie a) schemat logiczny układu dla jednejImage318 Funkcje arytmetyczne i logiczne realizowane przez układ 181 przy założeniu, ie sygnałem aktImage352 Rys. 4.403. Schemat logiczny dwupoziomowego, szeregowego enkodera priorytetowego&Image358 Rys. 4.410. Schematy logiczne dekoderów scalonych cImage367 Rys. 4.427. Schemat logiczny układu służącego do wytwarzania napięcia o przebiegu schoImage370 Schemat logiczny układu realizującego powyższe funkcje przełączające przedstawiono naImage371 Schemat logiczny układu realizującego powyższe funkcje przełączające przedstawiono na rys.Image374 Taka sama procedura może być wykorzystana do określenia wyrażeń logicznych: b, c, d, e, /, Image378 Lamp Test). Schematy logiczne transkoderów scalonych 46, 47 i 48 są przedstawione na rys. 4Image407 10 Rys. 4.476. Schemat logiczny przetwornika szeregowegoImage416 — wejściowych układów logicznych (77, Tli — 775), —Image427 Proste układy różniczkujące, składające się z samych bramek logicznych są przedstawione na Wybierz strone: [
2 ] [
4 ]