Wyniki wyszukiwana dla hasla szereg napięć Image101 — układ przesuwania poziomu napięcia, — typowy dla bramImage107 Transmitancj a wypadkowa G(s) szeregowo połączonych członówImage130 — bramkowaniem przebiegu taktującego, — wyjściem szeregimage13 RFUJ|l-Niebuforov/any Buforowany Pozycja klucza napięciowego Pozycja klucza DRAM o IIIIIIIHIImage141 Na rysunku 4.88 przedstawiono schemat ideowy pamięci szeregowej, zbudowanej z rejestrów przImage142 Układy zamiany informacji wprowadzonej szeregowo na równoległą i odwrotnie Układy zmiany inImage176 + 8 V i jednocześnie podwyższyć napięcie Ucc z +5 V do +12,5 V. Tranzystor TB zostaje wysteImage226 Ig Rys* 4.224. Synchroniczny rewersyjny licznik dwójkowy z przeniesieniami szeregowymi waneImage228 Rys. 4.228. Dwójkowy licznik rewersyjny z szeregową propagacją przeniesień4.4.3.3. LicznikiImage277 oraz przebiegi napięć na wyjściu W przedstawiono na rys. 4.309. Blokadę zliczania zrealizowImage281 Dodawanie liczb dwójkowych można zrealizować szeregowo lub równolegle, jak poglądowo ilustrImage2893 Wiemy, że(*) 7-]-=h-vnxn, l + x n=0 dla xe(-1 V, zatem funkcja f(x)= -— ma szeregMacLaurinImage295 Rys. 4.337. Schemat logiczny dwójkowego sumatora szeregowego służącego do realizacji operacImage352 Rys. 4.403. Schemat logiczny dwupoziomowego, szeregowego enkodera priorytetowego&Image367 Rys. 4.427. Schemat logiczny układu służącego do wytwarzania napięcia o przebiegu schoImage407 10 Rys. 4.476. Schemat logiczny przetwornika szeregowegoImage417 (WeA? f WeAz dołączone do masy) Wyzwolenie układu a) schemat elektryczny, b) przebiegi napiImage4 (7) 15. Co to jest napięcie dotyku? - Jest to napięcie wyImage504 Nastawy Rys. 4.638 Schemat logiczny generatora przebiegów napięć o częstotliwościach wzorcoImage514 woduje zmiany stanu układu. Podczas zmniejszania napięcia wejściowego, tranzystor Tl zostajWybierz strone: [
9 ] [
11 ]