Projekt układów PLL, INSTYTUT TELEKOMUNIKACJI I AKUSTYKI


Projekt układów PLL:

Dane:

I) PLL 1

II) PLL 2

fmin = 32kHz

fmax = 88kHz

R8 - zwora

1. Pomiary pętli PLL 1 ( LM565 )

1.1 Pomiar zmian fo VCO od napięcia zasialania.

Ucc [V]

fo [kHz]

2,5

0

5

0

7

66

7,5

61,4

8

60,78

8,5

60,27

9

60

9,5

60

10

60

10,5

60

11

59,99

11,5

60




















1.2 Współczynnik stabilnoścni napięciowej genereatora VCO

Zakres Ucc [v]

Ucc [V]

fo [kHz]

wsp. stab. nap. kHz/V

0-5

2,5

0

0

5-7,5

3

61,4

20,46667

7,5-11,5

4

1,4

0,35

1.3 Wyznaczenie zakresu trzymania i zaskoku.

Ucc [V]

fo-Δfl [kHz]

fo+Δfl [kHz]

2Δfl[kHz]

fo-Δfz [kHz]

fo+Δfz [kHz]

2Δfz [kHz]

9

22

92

70

37

70

33

7

29

72

43

36

68

32

11

38

70

32

20

88

68

1.4 Wpływ zastosowania dzielnika 1/N na zakres zaskokui trzymania.

N=2, częstotliwość fo=30kHz

Ucc [V]

fo-Δfl [kHz]

fo+Δfl [kHz]

2Δfl[kHz]

fo-Δfz [kHz]

fo+Δfz [kHz]

2Δfz [kHz]

9

9

51

42

14

40

26

1.5 Wpływ parametrów filtru na własności pętli

Kondensator C13 zmieniamy na 10 razy większy (C13=68nF).

Ucc [V]

fo-Δfl [kHz]

fo+Δfl [kHz]

2Δfl[kHz]

fo-Δfz [kHz]

fo+Δfz [kHz]

2Δfz [kHz]

9

17

66

42

51

66

15

2. Pomiary Pętli PLL 2 ( CD4046 )

Ze względu na to, że nie mogliśmy zastosować rezystorów i kondensatorów o wartościach obliczonych w projekcie przyjęliśmy następujące:

R5=47Ω

R6=30Ω

R7=4,7kΩ

C6=680pF

C8=6,8nF

Dla powyższych wartości udało się nam uzyskać najbardziej zbliżoną do założonej wartość częstotliwości generetora (fo = 65KHz).

Badamy układ II.

2.1 Pomiar zmian fo VCO od napięcia zasialania.

Ucc [V]

fo [kHz]

6,5

47

9

65,5

11

65,5

2.2 Współczynnik stabilnoścni napięciowej genereatora VCO

ΔUcc [V]

Δfo [kHz]

wsp. Stab. nap. kHz/V

4,5

18,5

4,11

2.3 Wyznaczenie zakresu trzymania i zaskoku.

fgen [kHz]

Ub [V]

64

0

65

0,8

68

1,1

70

1,3

75

2,2

80

2,87

85

3,36

90

4,2

95

5,07

96

6

2.4 Wpływ parametrów filtru FDp na własności pętli.

Zmieniamy kondensator C6 na 3,3nF

fo-Δfl [kHz]

fo+Δfl [kHz]

2Δfl[kHz]

fo-Δfz [kHz]

fo+Δfz [kHz]

2Δfz [kHz]

18

30

12

20

28

8

3. Analiza błędów

4. Wnioski



Wyszukiwarka

Podobne podstrony:
Badanie pętli fazowej PLL, INSTYTUT TELEKOMUNIKACJI I AKUSTYKI
zas niestab 05, INSTYTUT TELEKOMUNIKACJI I AKUSTYKI
PCM 4, Ćwiczenie 8 - Urządzenia zwielokrotniające TN1+1 i PCM 4aaa, Instytut Telekomunikacji i Akust
gen VCO 07, INSTYTUT TELEKOMUNIKACJI I AKUSTYKI
Projektowanie ukladow niskopradowych cz5
Metoda projektowania układów regulacji za pomocą linii pierwiastkowych
projektowanie układów elekropneumatycznych
Projektowanie układów elektronicznych
3 Projektowanie układów automatyki (schematy blokowe, charakterystyki)
Labolatorium projektowania układów i systemów sterowania, Narzędzia komputerowego wspomagania projek
13 Projektowanie układów sekwencyjnych procesowo–zależnych o programach liniowych na przykładzie uk
Projektowanie ukladow niskoprad Nieznany
Tematyka projektów przedmiotu Systemy i sieci telekomunikacyjne
Wykład VI minimalizacja zespołu funkcji, projektowanie układów kombinacyjnych
Wykład VI minimalizacja zespołu funkcji, projektowanie układów kombinacyjnych
Zasady projektowania układów kompensacji mocy biernej nn

więcej podobnych podstron