Image010

Image010



jących stanom logicznym) i mały margines zakłóceń. Pobór prądu przez bramkę w obydwu stanach jest prawie jednakowy, co stanowi zaletę układu.

Obecnie układy ECL są produkowane we wszystkich skalach integracji (SSI, MSI oraz LSI), przy czym asortyment tych układów jest znacznie mniejszy niż asortyment układów TTL.

Układy MOS

Scalone układy MOS stanowią klasę układów cyfrowych o bardzo dużym upowszechnieniu systemowym. W układach tych są wykorzystywane tranzystory połowę z izolowaną bramką (ang. MOS FET), które mogą być wykorzystywane w układach scalonych zarówno jako elementy czynne, jak i jako elementy obciążenia (rezystory), a także jako kondensatory. Zależnie od typu przewodnictwa kanału w strukturach polowych, układy MOS dzieli się (rys. 1.8)

z grubsza na dwie podklasy: p-MOS (nośnikami ładunku są dziury) i n-MOS (nośnikami ładunku są elektrony).

Do układów MOS zalicza się również układy z tranzystorami komplementarnymi p-MOS i n-MOS, nazywane skrótowo układami komplementarnymi MOS 1> (CMOS — ang. Complementary MOS).

Z uwagi na zasadnicze różnice w konfiguracjach schematowych, w wielkości skali integracji i w asortymencie układowym między układami CMOS i układami p- lub n-MOS, w niniejszej pracy układy CMOS zostały potraktowane jako osobna podklasa układów cyfrowych MOS.

Technikę MOS stosuje się prawie wyłącznie do wytwarzania układów o wielkiej skali integracji (LSI). Niestosowanie jej do wytwarzania układów o małej i średniej skali integracji jest spowodowane kilkoma istotnymi przyczynami:

—    średnio o rząd wielkości mniejszą szybkością działania układów MOS niż układów TTL i około dwa rzędy wielkości mniejszą niż układów ECL,

—    mniejszą odpornością na zakłócenia niż odporność układów TTL,

—    bardziej kłopotliwym zasilaniem (zwykle z dwu lub trzech źródeł),

—    brakiem istotnych korzyści ekonomicznych.

Cyfrowe układy MOS są realizowane schematowo w dwojaki sposób, a mianowicie jako układy statyczne lub jako układy dynamiczne. Układy statyczne

20

1

Często spotyka się w literaturze nazwę COS MOS (ang. Complementary Symmetry MOS) wprowadzoną przez firmę RCA — pierwszego producenta tych układów.


Wyszukiwarka

Podobne podstrony:
Image009201 KAIR Wyłożywszy najprzód mały kapitalik na kupno żony i konia, twe wydatki, to jest: x°
DSC00045 (38) Podstawowe parametry elementów logicznych Margines zakłóceń taka wartość sygnału 1 zak
Image050 operację sumy logicznej Y, jest przedstawiony na rys. 3.4. Napięcie baterii roz-świeci żaró
Image062 niający wartości logicznej sygnału, a jedynie zwiększający obciążalność wyjścia. Wzmacniacz
Image070 Konwersja Schematy logiczne JK 3K dwójkę liczącą JK —-D dwójkę liczącą ■JK T —t J
Image089 zystor T3 przewodzi. Jeżeli pobór prądu lOH wynosi 400 pA (napięcie wejściowe wynosi 0,8 V)
image086 (2) S* Z Autosumowanie ^
Kiedy realizować badania marketingowe? Wielkość rynku Mały margines zysku Duży margines
Image089 zystor T3 przewodzi. Jeżeli pobór prądu lOH wynosi 400 pA (napięcie wejściowe wynosi 0,8 V)
Image026 osadzaniu monokrystalicznego krzemu na podłożu izolacyjnym (rys. 1.22). Główną zaletą tej t
Image095 Rys. 4.13. Charakterystyki poboru mocy przez bramkę I-NIE (NAND) w zależności od
IMG63 (2) cją logiczną dokumentu jest zestaw słów, przez co indeksowany dokument jest p0slr ny jako
IMG82 (9) Zal«ty młynów wibracyjnych - 2 4, Niższy nawet do 90% pobór mocy przez młyn, f. Mam młyna

więcej podobnych podstron