plik


ÿþUNIWERSYTET ZIELONOGÓRSKI INSTYTUT INFORMATYKI I ELEKTROTECHNIKI ZAKAAD IN{YNIERII KOMPUTEROWEJ PrzygotowaB: mgr in|. Remigiusz Wi[niewski LABORATORIUM 7: ANALIZA UKAADU KOMBINACYJNEGO, ZJAWISKO HAZARDU (HS0, HS1) Zagadnienia: wykorzystanie elementów biblioteki TTL, czas propagacji ukBadów, zjawisko hazardu statycznego i dynamicznego w ukBadach cyfrowych, eliminacja hazardu przy u|yciu siatek Karnaugh a. Zad. 1. Zamodelowa, a nastpnie przeprowadzi symulacj ukBadu realizujcego funkcj bramki AND z wykorzystaniem biblioteki TTL. Zwróci uwag na czas propagacji (opóznienie) na wyj[ciu ukBadu. Wskazówki: " Symbol bramki AND w ukBadach TTL to 7408 " Do ukBadów TTL nale|y podBczy zasilanie (VCC) oraz uziemienie (GND). Zad. 2. Na podstawie podanej tabeli prawdy zminimalizowa równanie wyj[cia Y (KPS), a nastpnie zamodelowa ukBad z wykorzystaniem bramek biblioteki TTL i przeprowadzi jego symulacj: A B C Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 1 1 0 1 0 1 1 0 1 1 1 1 1 Wskazówki: " Zaobserwowa zmiany na wyj[ciu Y w przypadku zmiany stanu z 111 (A=1, B=1, C=1) na 110 (A=1, B=1, C=0) " Symbole wa|niejszych bramek biblioteki TTL: - NAND:7400 - NOR: 7402 - NOT: 7404 - AND: 7408 - OR: 7432 " Do ka|dej z bramek biblioteki TTL nale|y podBczy zasilanie (VCC) oraz uziemienie (GND). Zad. 3. Zmodyfikowa ukBad z zadania 2 w taki sposób aby wyeliminowa zjawisko hazardu (HS1). Zad. 4. Na podstawie podanej tabeli prawdy w zadaniu 2 zminimalizowa równanie wyj[cia Y (KPI), a nastpnie zamodelowa ukBad z wykorzystaniem bramek biblioteki TTL i przeprowadzi jego symulacj. Zwróci uwag na mo|liwo[ wystpienia hazardu i w przypadku jego wystpienia zamodelowa ukBad w taki sposób aby go wyeliminowa. Zad. 5. Zminimalizowa równania wyj[ Y (zarówno dla KPS jak i KPI) w taki sposób, aby unikn hazardów HS1 (KPS) i HS0 (KPI). A B C D Y A B C D Y 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 0 0 0 1 1 0 0 0 1 1 1 0 1 0 0 0 0 1 0 0 0 0 1 0 1 1 0 1 0 1 1 0 1 1 0 0 0 1 1 0 0 0 1 1 1 1 0 1 1 1 1 1 0 0 0 1 1 0 0 0 0 1 0 0 1 0 1 0 0 1 0 1 0 1 0 1 1 0 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 0 0 1 1 1 0 0 0 1 1 0 1 1 1 1 0 1 0 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1

Wyszukiwarka

Podobne podstrony:
Układy Logiczne Lab 8,9
Układy Logiczne Lab 3
Układy Logiczne Lab 13
Układy Logiczne Lab 2
Układy Logiczne Lab 4
Układy Logiczne Lab 5,6
Układy Logiczne Lab 10 12
Układy Logiczne Lab 1
UKŁADY LOGICZNE
uklady logiczne
07 Podstawowe uklady logiczne (2)
11 PEiM Układy logiczne doc
Układy napędowe lab 14 15 ver3
układy logiczne (komparatory itp)
Wykład 4 Automaty, algebry i cyfrowe układy logiczne

więcej podobnych podstron