Ograniczenia równoległej transmisji danych:
ograniczona odległość kabli (różne bity biegną z różną prędkością)
aby zmniejszyć różnice czasowe trzeba obniżyć częstotliwość pracy
zużywają dużo mocy – nadajnik sygnału
wtyki mają wiele styków (drogie i podatne na uszkodzenia)
kable 40:80 żyłowe – mało elastyczne, hamują ruch powietrza w komputerze
Pamięci PP:
ROM
RAM
DRAM
SRAM
FIFO
Adres to liczba w postaci binarnej, której przyporządkowana jest dana komórka pamięci.
Czas dostępu jest mierzony od chwili podania adresu do chwili otrzymania informacji (10xns).
Zwiększanie długości słowa:
W celu zwiększenia długości słowa pamięci szerszą magistralę budujemy z bitów linii danych kolejnych ukladów scalonych pamięci, natomiast magistralę adresową i sygnały łączymy równolegle. Połączenie równoległe wejść adresowych oznacza, że we wszystkich układach, z których budujemy blok o większej długości słowa, wybieramy słowa położone w takim samym miejscu. Nie ma żadnego powodu, aby robić inaczej, gdyż jest to rozwiązanie najprostsze. Podobnie z sygnałami sterującymi. Musimy uaktywnić wszystkie układy scalone przechowujące słowa składowe tworzące słowo o zwiększonej długości, stąd równoległe połączenie sygnałów CS#. I wreszcie na wszystkich słowach składowych wykonujemy tę samą operację, zapis lub odczyt, co wymaga równoległego połączenia sygnałów R/W#.
DRAM:
po wyłączeniu zasilania informacja ulega skasowaniu
informacja (binarna) przechowywana w postaci ładunku elektrycznego
duże pojemności ( setki MB) układy VLSI
prosta konstrukcja
tanie
skomplikowane zasilanie ( wymaga odświeżania)
stosunkowo wolna (<10ns)
najwięcej z układów cyfrowych produkuje się w pamięci półprzewodnikowych
Standardy pamięci RAM:
DDR nieużywanie, praca z częstością 200 MHz
DDR 2 333, 400 533 MHz
DDR 3 – najnowszy transfer do 16gb/s , 2000MHz