Maksymalny czas opóźnienia sygnału na wyjściu W względem sygnału taktującego wynosi 40 ns.
Na rysunku 4.298 przedstawiono schemat ideowy łączenia 8-stopniowych programowanych liczników dwójkowych. Programowany licznik dwójkowy 8-stop-niowy może być zaprojektowany identycznie jak układ licznika 4-stopniowego przedstawiony na rys. 4.297. Zwiększy się (do 8) jedynie liczba wejść bramki B. Na rysunku 4.299 przedstawiono schemat logiczny 4-stopniowego programowanego licznika dwójkowego, w którym zastosowano przerzutnik typu D. Układ charakteryzuje się podobnymi parametrami dynamicznymi jak układ przedstawiony na rys. 4.297a, ale zawiera dodatkowo bramkę ALBO (Ex-OR) w każdym stopniu licznika.
Schemat logiczny 6-stopniowego programowanego licznika dwójkowego z przeniesieniami równoległymi przedstawiono na rys. 4.300. Maksymalna wartość częstotliwości impulsów wejściowych może wynosić:
fwe ^ 750 + 4 - 20 + 30)T0“9 s = 6,2 MHz
Częstotliwość impulsów wejściowych można zwiększyć do około 8 MHz, podając impulsy wejściowe na bramki członu programującego. Powoduje to jed-
>—< |
nm | ||||||
^— D 0 — |
A |
U Q — |
B |
L b a — |
C |
L c |
Rys. 4.302. Schemat logiczny 4-stopniowego programowanego licznika dwójkowego z przeniesieniami równoległymi