II
u
Egzamin z Systemów wbudowanych, termin 0
ŁÓDŹ. 19.06.2009. godzina rozpoczęcia egzaminu: 10" godzina zakończenia egzaminu
1 Zadamk |
1 » 1 2 1 3 1 < |
! 5 1 t~T~7~ |
t |
i 9 |
10 |
11 |
12 |
Ca*. | |
I Ucjha 1 punklón | |
_LJ |
Z-L- |
Test wielokrotnego wyboru, (6 punktów w pytanie)
I
Mikroprocesor to układ cyfrowy: wyposażony w jednostkę arytmelyczno-Iogiczną ALU wyposażony w pamięć programu
wyposażony w magistrale do podłączenia pamięci oraz układów peryferyjnych wyposażony w rejestry konfiguracyjne, adresowe, danych
Cechy architektury harwardzkiej: rozkazy i dane przechowywane są w tej samej pamięci nie da się rozróżnić danych o rozkazów (instrukcji)
możliwość pracy równoległej - jednoczesny odczyt danych z pamięci programu oraz danych często stosowana w mikrokontrolerach jednoukładowych
3. Pamięci statyczne RAM (Static Random Access Memory)
__ charakteryzują się nieulotnością przechowywanej informacji _ są zbudowane z przerzutników bistabilnych
__ służą do buforowania danych, np. bufory FIFO, LIFO __ mogą być kasowane wyłącznie światłem ultrafioletowym
4. Tryb pracy FIQ procesora ARM wykorzystywany jest w przypadku, gdy:
zostanie zgłoszone przerwanie
procesor rozpocznie wykonywanie nieznanego rozkazu
procesor wykona operację zapisu rejestru CPSR pracując w trybie USER
podczas wystąpienia wyjątku związanego z dostępem do pamięci
5. Rejestr statusowy CPSR (Current Program Status Register) procesora ARM
zawiera informację o bieżącym trybie pracy Thumb/ARM I umożliwia zmianę trybu pracy __ umożliwia globalne maskowanie przerwań FIQ __ umożliwia zgłoszenie wyjątku RESET
6. Interfejs zgodny ze standardem EIA RS-232:
__ umożliwia realizację transmisji równoległej
umożliwia realizację transmisji szeregowej
umożliwia realizację transmisji w obu kierunkach jednocześnie (full-duplcx) umożliwia realizację transmisji różnicowej