Page25

Page25



^ Aytmetyczr Logiczny

Pamięć


WE/WY


■^1 Układ Sterowania Programen i

Schemat blokowy maszyny IAS (von Neumana)

Harvardzki model architekturalny (Harvard architecture)

1.    Procesor wykonuje operacje na danych ulokowanych w pamięci i rejestrach

2.    Pamięć instrukcji wewnętrznych i danych jest rozdzielna

3.    Mechanizm sterowania pobiera kolejne rozkazy z pamięci równolegle z pobieraniem danych dla tych lub innych rozkazów.

Model pochodzi z maszyny Mark I (przekaźnikowa pamięć danych, pamięć instrukcji na taśmie papierowej), zbudowanej w 1944 na Uniwersytecie Harvard w USA.

Pa mleć danych


■^\rytmetyczr|śp

Logiczny

WE/WY


Pamięć

instrukcji


L,    v Układ

K-7t Sterowania

Programen i

Ogólny schemat blokowy komputera o architekturze harvardzkiej


Wyszukiwarka

Podobne podstrony:
ark06 (2) Blok Arytmetyczr Logiczny Pamięć WE/WY —/F:- ■A Układ
Układ sterowania - schemat blokowy Rysunek : Układ sterowania (otwarty)- schemat blokowy. Oznaczenia
17680 p1020851 (2) Funkcje modułów we-wy 98 Sterowanie i taktowanie 98 Komunikacja z procesorem
p1020905 (2) Konfiguracja DMA (3) CPU Kontroler DMA Pamięć We-wy We-wy We-wy We-wy j 88
p1020905 (2) Konfiguracja DMA (3) CPU Kontroler DMA Pamięć We-wy We-wy We-wy We-wy j 88
84136 p1020855 (2) Techniki obsługi we-wy 3€ Programowane wejście-wyjście 38 Wejście-wyjście st
p1020866 Odwzorowanie wejścia-wyjścia (3/4) o 32K 64K Pamięć We-wy •Zarówno pamięć jak i we-wy
Zdjęcie0122 Schemat blokowy ZEZ Moduły we/wy cyfrowe i analog. Programator (klawiatura, ko
Uruchamianie i zatrzymanie normalne maszyny Układ sterowania przeznaczony do zatrzymywania maszyny p
sterownik 2313 schemat blokowy /_ 3 DS1813 -o Reset P27 ISP PD2 PD4 SI Vcc /
ELEMENTY WYKONAWCZE OBIEKT STEROWANIA Rys. 1.2. Schemat blokowy układu pneumatycznego [3]. Rysunek

więcej podobnych podstron