364
licznik z;staje wyzerowany. Zatem, pojawienie się stanu (Og Qj Qg) = (110) powoduje natychmiastowe wyzerowanie licznika;: w efekcie, liczy on od (000) do (101), tzn. od 0 do 5 czyli modulo 8. Krótkotrwale pojawienie się stanu (Og Qj Qg) = (110) tzn. 6 nie ma żadnego wpływu na pracę układu z rys. 3.133. Ze względu na zakres zliczania licznika modulo 6, wyjście układu 7493 nie jest wykorzystywane.
364
Rys. 3.132 a) schemat przetwornicy częstotliwości; b) schemat blokowy sterownika, c) program pracy sterownika
Uwzględniając powyższe uwagi oraz program pracy sterownika (rys. 3.132 otrzymujemy następujący opis układu kombinacyjnego U.K. z rys.
3. 132 b:
yl “ |
fl |
(Q2,Q1 |
•V * ) |
r (o,i). |
y2 = |
f 2 |
(Q2.Qi |
•v -; |
r (2,3). |
y3 " |
f3 |
(02.0, |
°0> ] |
[ (4.5). |
y4 * |
f4 |
(Q-. 6 |
v -: |
[ (1.2). |
(3.254)
3B5
y6 = f6 (Q2.Qj.Q0) - z (3.4).
Narzucającym się rozwiązaniem układu (3.254) jest zastosowanie dekodera o trzech wejściach oraz sześciu dwuwejściowych bramek NAND. Zatem
V= («0. <»j,..t«7) = DEC (Q2.Qj.Qq),
yi “ °o * °i “ vo °r |
y2 = *2 + °3 = |
*2 w3- |
y3 = v4 * “5 = *4 a5‘ |
y4 = *1 *.*2 = |
«1 «2, |
y5 = °0 + °5 = ”0 v5' |
y6 = "3 + *4 = |
u3 °4’ |
Jako dekoder można wykorzystać odpowiednio połączony układ 74155 (patrz rys. 2.43) lub układ 7442 (dekoder czterobitowego NKB na kod 1 z 10) - rys. 3.133.
(przykład 3.65) odpow i adający
Rys. 3.133. Schemat układu sterownika strukturze z rys. 3.132 b