Procesory typu CISC (Compourutlnsiruction Set Comptitfr ■ komputer)'o r.łotorwf Hicie ro/ku/ów) • t/u/o liczba rozkazów (nhy architektury Kołbodowana łivta ro/ka/ów r jwiera|eca od 100 do 300 ro/ka/ów wewnętrznych Wirlc ro/ka/ów wewnętrznych ma llonipłlKoWłn# tf«"id Operacyjną, reali/uj* onr w jednym ro/ka/-*' skompi.kowanc operacje łąi/.ju’ dostępy do paniusi opcra(y)nc| / pr/ulwa/zamem danych Dula llc/ba trybów adresowania dostępna w rołka/jch wewnętrznych, od U do 10 •Maja Ifc/ba re Jestrów roboczych w procesorłr, od kilku do kilkunastu
formaty rozkazów wewnętrznych zróZnlcowane pod względem pod/lału na pola, dtugotd słowa rozkazowego l lic/by argumt-ntów
Zróżnicowane ua\y wykonania lo/kszów od Jednego do widu tyku /ogara Układ \torowania proccsoia jest pr/cwałme nuktoprogiamowany niektóre rozkazy potrzebuj duto) Ik/by cykli procesora występowanie zlołonych. specjalistycznych rozkazów duła llcrba trybów adresowania
bełpoirodnio do pamięci moło vę odwoiywad duła llc/ba ro/ka/ów
• powolne działanie dekodera ro/ka/ów rozkazy s* rółne) długości
mniejsza nił w RlSCczęstotllwoid taktowania procesora nsax 16 rr|ustrów
• Instrukcje dwuargumentowe
-Cecha ortogonalnoici nie |ost /atłiowana
lnstrukc|e s.j w^sko specjalizowane, współpracuj* na ogół tylko z okreilonyml rejestrami iwymaKa].| stosowania okreilonych trybów adresowania
USB /mtw;insow.iny interfejs \/erejjo\vy. opr.icowany głównie / inyślu «»
\\ykot/> sianiu w komputerach klany l'( . rcali/uj*tc> koncepcje pluć and
play w odniesieniu Jo nieci tir*i|d/cn /cwneir/ttych. Mo/e obsługiwać
maksymalnie Jo 127 ur/*łd/cń peryfery jnych. stosując du/ą szybkość
transmisji danych 1.5Mbit-s w pr/ypaJku obniżonej prędkości i
12Mbit s pr/y prędkości pełnej.
Obsługa magistralJ lJSIt:
Identyfikacja rodzaju transmisji;
• przesyłanie danych pomiędzy kontrolerem USB komputera a urządzeniom poryforyjnym, zgodnie z kierunkiem okrośłonym w fazie Identyfikacji rodzaju transmisji;
• potwierdzenie realizacji lub Informacja o błędach transmisji dany ch.