Adtranz Zwus Sp. z o.o.
OT-98/SOL-1
Strona 14
Blok składa się z kasety typu EURO 19” i zawiera moduły zasilaczy typu MER-221143 dostarczające napięcie +5V i +24V dla pozostałych modułów. Napięciem wejściowym bloku jest +24 V lub +48V.
Istnieją dwie wersje zasilaczy:
- MER-221143/1 (24/5V) i /3 (24/24V) z wyjściem o mocy ok. 50W i
- MER-221143/2 (48/5V) i /4 (48/24V) with z wyjściem o mocy ok. 25 W.
Do bloku jednostki centralnej wkłada się poza tym następujące moduły:
- MER-221134 (CCE) - moduł jednostki centralnej,
- MER-221140 (KOMP) - moduły komparatorów (do 7 lub 8 sztuk, jeśli bez CCE),
- MER-221144 (MAN) - moduł manipulatora (opcjonalnie),
- MER-221151 (MOKOM) - moduły komunikacyjne (do 9 sztuk, jeśli bez CCE i KOMP).
Ilość i rodzaj wkładanych modułów zależy od konkretnej aplikacji, a sposób konfiguracji opisuje instrukcja X-4-01754.
Jednostka centralna posiada interfejs magistrali CAN oraz mikroprocesor, który pełni funkcje zarządzania systemem i bilansowania osi. Procesor posiada wpisaną konfigurację czujników na danej stacji i topografię odpowiednich sekcji torowych. Na tej podstawie oraz w oparciu o otrzymywane z czujników koła częściowe bilanse osi procesor wypracowuje sygnały informacyjne dla modułów komparatorów - bezpiecznych przetwornic sterujących przekaźnikami.
Ponadto jednostka centralna ma wbudowany mechanizm pamięci wydarzeń, czyli tzw. „czarną skrzynkę”, która zapamiętuje błędy, usterki, uszkodzenia oraz momenty resetowania licznika. Czarna skrzynka może być przeglądana tylko przez przedstawicieli producenta.
Moduł komparatora składa się z interfejsu magistrali CAN, procesora i niezależnych bezpiecznych przetwornic zasilających przekaźniki wyjściowe. Moduł komparatora jest jednym węzłem magistrali CAN, lecz może obsługiwać dwie niezależne sekcje torowe. Dodatkowo moduł posiada wejścia służące do sprawdzania stanu zestyków sterowanych przezeń przekaźników.
Procesor modułu otrzymuje telegramy z jednostki centralnej informujące go, który z przekaźników należy załączyć. Procesor wystawia na podstawie tej informacji na odpowiednich wyjściach dwa ciągi impulsów generowane przez dwa niezależne bloki programowe.
przek.
REL
+24V
Procesor
Schemat blokowy przetwornicy pokazany jest na rys. 7. Przetwornica bazuje na bezpiecznym układzie Lohmanna. Tranzystory kluczowane są zanegowanymi wzajemnie ciągami impulsów co gwarantuje,
Zmiana: |
R079/98 02.11.98 |
R036/2000 ja’ 13.09.2000 |
Nazwa pliku: So0bd0t2 DTR SOL1.doc