a
’A
Wejścia ^
(4-bitowy • q naturalny kod dwój- 27 ko wy)
Wyjścia '(kod TTJ6}
Rys. 4.382. Konwerter -t-bitowego kodu dwójkowego na kod 1 z 16 zbudowany z dekoderów scalonych ’42 a) schemat logiczny, b) tablica ilustrująca działanie układu
b
Bekoder'42 |
Bekoder'42+inwerter | |||||||||
D |
C |
B |
A |
Wy |
D |
c |
B |
A |
Wy | |
0 |
0 |
0 |
0 |
0. |
0 |
1 |
0 |
0 |
0 |
8 |
1 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
0 |
1 |
9 |
2 |
0 |
0 |
1 |
0 |
2 |
1 |
0 |
1 |
0 |
- |
3 |
0 |
0 |
1 |
1 |
3 |
1 |
0 |
1 |
1 |
- |
4 |
0 ■ |
1 |
0 |
0 |
4 |
1 |
1 |
a |
0 |
- |
5 |
0 |
; |
0 |
1 |
5 |
1 |
1 |
0 |
1 |
- |
6 |
0 |
1 |
1 |
0 |
6 |
1 |
1 |
1 |
0 |
- |
7 |
0 |
i |
1 |
1 |
7 |
1 |
1 |
1 |
1 |
- |
8 |
1 |
0 |
0 |
0 |
8 |
0 |
0 |
0 |
0 |
0 |
9 |
1 |
0 |
0 |
1 |
9 |
0 |
0 |
0 |
1 |
1 |
10 |
1 |
0 |
1 |
0 |
- |
0 |
0 |
1 |
0 |
1 |
11 |
1 |
0 |
1 |
1 |
- |
0 |
0 |
1 |
1 |
3 |
12 |
1 |
1 |
0 |
0 |
- |
0 |
1 |
0 |
0 |
4 |
13 |
1 |
1 |
0 |
1 |
- |
0 |
1 |
0 |
1 |
5 |
14 |
1 |
1 |
1 |
0 |
- |
0 |
1 |
1. |
0 |
6 |
15 |
1 |
1 |
1 |
1 |
- |
a. |
1 |
1 |
1 |
7 |
>1zW
Rys. 4.383. Schemat logiczny demultipleksera 16-wyjściowego zbudowanego z dwu dekoderów scalonych ’42
373