Schemat gen. DDS (40 Mhz) z pomiarem pozicm u sygnału dBm, m V
+5V
impulsatlr
o-
1
fi
Vcc
10 kohm
100 nF
L(RE8ET) PC6 *;rxd) pdo
(TXD) PD1
— liNTOiPD?
— lINTI) PD3 - (XCK7TO) PDd
vcc
GND
(XTALi/TOSC1) PB6 (JCTAL2.TOSC2) PB7 ■ (Tl) PD5
— (AINO) PD6
- (AINI) PD7 (ICP) PBO
ATMEGA8 Clocfc int. 8MHz
1 • |
28 |
□ PC5 (ADC6/SCL) |
2 |
27 |
□PG4 (ADG4/SDA) |
3 |
28 |
□ PC3 (ADC3) — |
4 |
25 |
□ PC2 (ADC2) — |
5 |
24 |
□ PC1 (ADC1) |
6 |
23 |
□ PC0i>DC0) — |
7 |
22 |
□ GND |
8 |
21 |
□ AREF —|h| |
9 |
20 |
□ AVCC " |
10 |
10 | |
11 |
18 | |
12 |
17 |
□ PB3- (MOSI/OC2) |
13 |
16 |
□ PB2 (55/0C1B) |
14 |
15 |
□ PB1 (OC1A)l |
lawatura
D4D5 D6 D7 E RfS (RW-masa) |
FO. DATA. CLK | |
LCD 2x20 |
DDS AD9850 |
Uwagi:
1. Układ DDS AD9850, zegar 10OMhz
2. płytka gen DDS wg SP2SWJ
3. Procesor Atmega8 , zegar internall 8 Mhz, bity CKSEL 0100