- pamięci ROM,
- pamięci UAM, *
- lokalnych układów we/wy,
- interfejsu systemowego.
PSOCESOH
B]oK procesora Jest zbudowany z mikroprocesora 8066 iK 1640 WM 88) oraz układów bezpośrednio z nim współpracujących. Mikroprocesor 8088 Jest mikroprocesorem 16-bitowym t 16-toitową szybą danych i 20-bltówą szyna adresowa, co umożliwia zaadresowanie pamięci o pojemności i Mikroprocesor 6086 wykonuje operacje na słowach 8-i 46-bitowych, a Jego Usta rozkazów obejmuje instrtikcje arytmetyczne (w tym mnożenie i dzielenie), logiczne, sterujące oraz instrukcje działające na polach danych. Praca mikroprocesora • w trybie maksymalnym dołączenie
Koprocesora numerycznego 8087.
xa.pulsy zegarowe mikroprocesora mają częstotliwość 4,77 MHz i są wytwarzane przez układ 2©garowy z rezonatora 14. 31618 M&z. Podstawowy, cykl pracy mikroprocesora trwa przez cztery takty zegarowe, tj. 840 na. cykl Jest wydłużany automatycznie do 5 taktów zegarowych,tj. 1.05 ns przy upe-racjach>v.łe/wy. Bezpośrednią obudowę mikroprocesora stanowią układy wytwarzające impulsy ąegarowe dla całego pakietu procesor-a, generujące sygnały, które sterują przesłaniami miedzy poszczególnymi blokami oraz przydzielają dostęp do interfejsu systemowego układowi DRA. *
UKkA35Y DMA
Układy bezpośredniego dostępu do pamięci (DMA) umożliwiają przesyłanie informacji iftlgdzy urządzeniami we/wy dołączonymi do interfejsu systemowego, a pamięcią PAN, bez interwencji procesora. Blok D?-1A Jest zbudowany z mikroukładu 8237A zawierającego 4 kanały DMA i wysterowanego na prace w trybie przesłań pojedynczy cii. Ponieważ układ 8237A umożliwia
zaadresowanie wyłącznie 64 kB pamięci, blok DMA wyposażono dodatkowo w zestaw czterech rejestrów 4-bitowych, pamiętających numer strony paraieci, na której jest dokonywana transmisja (rozszerzając a^resację do i MB<).
Spośród czterech kanałów, trzyt c numerach 1,2, 3 służą do
wykonywania bajtowych przesłań do/z pamięci RAM. Każde przesłanie trwa co najmniej 5 taktów zegarowych,tj. 1.06 ns, przy czym może byC wydłużone zdjęciem sygnału gotowości "l/O CHRDY" interfejsu systemowego.
Czwarty kanał DMA o numerze .0 Jest używany do odświeżania pamięci dynamicznych RAM (lokalnych Jak i dołączonych do interfejsu systemowego). Odpowiednio zaprogramowany licznik nr l programowalnego zegara 8253, wymusza co ok. 16 ps "puste" operacje odczytu bajtu z pamięci, zapewniając odświeżenie wszystkich komórek pamięciowych. Czas trwania każdej operacji odczytu wynosi cztery taxty zegara,tj. 840ns.