1155786843

1155786843



/


Przerwania generowane    układy pakietu procesora i moduły

dołączane do interfejsu systemowego są obsługiwane przez układ 8259A lub bezpośrednio przez mikroprocesor (przerwanie Najwyższy priorytet ma przerwanie NKI, sygnalizujące sytuacje awaryjne, takie: Jak: •

-    bł^d parzystości lokalnej pamięci RAM,

-    przerwanie koprocesora S087,    •• >    1    -•

-    błąd interfejsu systemowego sygnalizowany linią "I/O CHCK",

Przerwanie NMI może być maskowane programowo, Przesłanie pod adres we/wy. 000{H) liczby 00(H) powoduje zamaskowanie przerwania, a przesłanie liczby 80(H) odmaskowanie przerwania NMI, Przerwanie NMI Jest również automatycznie mtLsKowarie po włączeniu zasilania.

Układ 8259A obsługuje ó poziomów przerwań:

-    do poziomu 0 - Jest dołączone wj’jScie licznika nr 0 układu 8253 wy twarzające • przerwania zegarowe systemu,

do poziomu l —.Jest dołączone przerwanie z kontrolera interfejs^ klawiatury, pojawiające się każdorazowo po przesłaniu z klawiatury numeru naciśniętego klawisza (tzw; scan-códe),

-    do pozostałych 6 poziomów są dołączoheMlnie przerwań interfejsu systemowego.    .    f

W ramach układu 8259A najwyższy priorytet ma poziom Q, Układ 8259A obsługuje przerwania w trybie zboczowym”, a Jego rejestry mają adresy we/wy z przedziału 020'.— 02i(H).

Programowalny układ wejscia/wyjscia typu 8255 umożliwia odbieranie kodów podawanych z klawiatury, Jak również ziyieranie informacji i sterowanie indywidualnymi ^układami na pakiecie procesora. Porty Al C układu 8255 są standardowo ustawione Jako wejścia, natomiast port B Jako wyjScie. Port A służy do odczytu Kodu przesyłanego z klawiatury (w Konwencji dodatniej), przy czym bit PAO jest najmniej znaczącym bitem kodowym. Poszczególne bity portu B służą do wysterowania indywidualnych funkcji, natomiast poszczególne bity portu C umożliwiają odczyt" stanu przełącznika SW i dodatkowych sygnałów wewnętrznych.

Rejestry układu 8255 mają adresy we/wy z przedziału 060(11) — 063(H), a funkcje poszczególnych bitów portów A, B, C podaje "Mapa we/wy układu 8255A".

1 NTE W PEJS G 5: O ó N I K A

yposażona w i i t s Ko omowe go na- pakiecie przedstawiono


programowane wyJ Sc 1e głoSna.ką i Kontrolera procesora. -Schemat na poniższym rysunku


Jednostka Centralna jest w akustyczne składające ?ie z interfejsu znajdującego się blokowy wyjścia akustycznego «Tr 2 ,



Wyszukiwarka

Podobne podstrony:
skanuj0023 wyrostek skrzydłowaty processus pterygoideus - dołączony do blaszki pionowej k. podniebie
07 11 09 (11) ROZRUSZNIK SERCA Jeżeli w przebiegu procesu chorobowego dojdzie do uszkodzenia czy prz
DOŁĄCZ DO GRONA STUDENTÓW EWSPA WIOSNĄ! Elastyczny proces kształcenia EWSPA umożliwia rozpoczęcie
Image099 W przypadku dołączenia do tej bramki ekspanderów (rys. 4.20) układ realizuje funkcję: F = A
Image168 należy wyjścia pamięci podzielić na grupy i dołączać do bramek I (S[ - St), albo do bramek
Image188 Sterowniki projektowane z wykorzystaniem układów FPLA Układy FPLA mogą być wykorzystane do:
Image417 (WeA? f WeAz dołączone do masy) Wyzwolenie układu a) schemat elektryczny, b) przebiegi napi
Slajd25 (100) Współpraca z komputerem Moduł sterujący systemu BlueTooth może być dołączony do komput
Zdjęcie461a KeaKcjM uwainmnia jest procesem wybiórczego wydzielania do otoczenia wielu związków chem
Zdj?cie1094 Otrzymywanie nanostruktu ■ Proces „ z góry do dołu” - rozbick struktury ■ Proces „ z doł

więcej podobnych podstron