należy wyjścia pamięci podzielić na grupy i dołączać do bramek I (S[ - St), albo do bramek I — NIE (S[ — St) w sposób pokazany na rys. 4.126.
Na rys. 4.127 przedstawiono blok pamięci o organizacji 16 słów 4n bitowych.
Znając sposoby rozszerzania liczby słów w bloku pamięci do dowolnej (ale ograniczonej) pojemności i zwiększania liczby bitów w słowie — można zaprojektować blok pamięci o dowolnej organizacji logicznej.
Przykłady zastosowań
Na rysunku 4.128 przedstawiono schemat blokowy pamięci podręcznej o pojemności 64 słów czterobitowych. Wyborem określonego słowa w pamięci steruje
Dane
wejściowe: Adres
(wprowadzany' równolegle)
i
Licznik
adresów
Licznik
adresów
Wpisywanie
równolegle
adresu
Impulsy zegarowe
(wybieranie kofejnościowe)
Dekoder
=£> 16x4
^ 16x4
^ 16x4
WE-
Sygnał odczytu
Rys. 4.128 l pamięci-
Schemat blokowy pamięci
notatnikowej o pojemności 64 słów czterobitowych
4xR
UCc
V-
Pamięć typujatch"
_j.Dane
wyjściowe
178