Image098

Image098



r


Bramka LUB-NIE (NOR) oraz LUB (OR)

Schemat elektryczny bramki LUB-NIE — 02 przedstawiono na rys. 4.17. Wejście bramki stanowią dwa tranzystory jednoemiterowe Tl i T2, które sterują równolegle połączonymi tranzystorami T3 i T4. Jeżeli na dowolne wejście A lub podany jest poziom wysoki (1), wówczas jeden z tranzystorów T3 lub T4 prze

wodzi, wprowadzając tranzystor T6 w stan przewodzenia — na wyjściu pojawia się stan 0. Jeżeli obydwa wejścia A i B są w stanie 0, to wyjście jest w stanie 1. Czas propagacji bramki tpLH wynosi 12 ns, natomiast tpIIL— 8 ns (wartości typowe).

Dodając stopień negujący do bramki LUB-NIE (rys. 4.18), otrzymuje się bramkę sumy (32) (LUB). Czasy propagacji dla tej bramki wynoszą: tpLH= 10 ns, tpHL = 14 ns.

Bramka I-LUB-NIE (AND-OR-NOT)

Schemat ideowy bramki I-LUB-NIE (AND-OR-NOT) — 50 z dwiema wejściowymi bramkami I (AND) jest przedstawiony na rys. 4.19. Podwójny układ bramek I (AND) podłączony jest do wspólnego wzmacniacza pośredniczącego (tranzystory T2 i T3). Stopniem wyjściowym tej bramki, podobnie jak bramki podstawowej, jest układ przeciwsobny. Bramka 50 realizuje funkcję:

F — AB+CD 108


Wyszukiwarka

Podobne podstrony:
Image073 Układ służący do realizacji tej funkcji, zbudowany z bramek I (AND), LUB (OR), NIE (NOT) pr
ćwiczeniowego oraz egzaminu pisemnego lub ustnego z teorii przedstawionej na wykładzie. Wynikowa oce
Image106 4.1.4.2. Bramka podstawowa z serii malej mocy (L) Schemat elektryczny bramki I-NIE (NAND) z
Photo0015 może być wykonany jako całość ze skrzynią suwakową (rys. 2.32) lub oddzielnie, jak przedst
•    niezbędny lub maksymalny zysk przedsiębiorstwa •    na cenę ma
Image049 Funkcję I (AND) dwóch zmiennych boolowskich przedstawiono na rys. 3.1. Każda liczba zmienny
Image050 operację sumy logicznej Y, jest przedstawiony na rys. 3.4. Napięcie baterii roz-świeci żaró
Image075 Karnaugha. Sklejając tak, jak w tablicy przedstawionej na rys. 3.34a, otrzymuje się następu
Image078 Tablica wartości tej funkcji jest przedstawiona na rys. 3.36a. Ponieważ rozważana funkcja j
Image079 Tablica wartości tej funkcji przedstawiona na rys. 3.38a, a rozwiązanie zadania na rys.
Image277 oraz przebiegi napięć na wyjściu W przedstawiono na rys. 4.309. Blokadę zliczania zrealizow
Image345 Implementacje funkcji (1) i (2) przedstawiono na rys. 4.394. W układach tych, jeśli żadne z
Image355 Implementacje układów realizujących funkcje (3) oraz funkcje (4) przedstawiono na rys. 4.40
Image455 a o E Y +27~ Funkcję spełnianą przez układ oraz jego schemat logiczny przedstawiono na rys.

więcej podobnych podstron