Egzaminy (all)

1.

Ile wynosi wartość wyrażenia: dla c = 0

A) a B) ab C) 0 D) 1
2.

Liczbę (44)10 przedstawia zapis:

A) (2C)16 B) (45)8 C) (01001110)2 D) (01001000)BCD
3.

Liczba (234)8 po zamianie na naturalny kod binarny (NKB) ma postać:

A) 10111100 B) 10110100 C) 10011100 D) 011000011
4

Wskaż prawidłową tabelkę zerojedynkową opisującą działanie przełącznika schodowego.

A) P1a P2a Z B) P1a P2a Z C) P1a P2a Z D) P1a P2a Z
0 0 0 0 0 0 0 0 1 0 0 0
0 1 1 0 1 1 0 1 0 0 1 0
1 0 0 1 0 1 1 0 0 1 0 1
1 1 1 1 1 1 1 1 1 1 1 1

P1a, P2a – położenia przełączników w położeniu A (1 przełącznik w położeniu A)

Z- żarówka zapalona (1 – żarówka świeci)

5.

Przedstawiona tabelka zerojedynkowa ilustruje funkcję jednej zmiennej:

x f(x)
0 0
1 1
A) Stałą B) Negację C) Tożsamość D) Iloczyn
6.

Wskaż zdania prawdziwe:

A) a(b+c) = (ab)+(ac) B) a + (bc) = (a+b)(a+c)
C) a(b+a) = a D) (a+b)+c = a+(b+c)
7.

Wyrażenie: (a+b)(b+c) + (ac+abd)(bd+a(b+c)) dla a=0 i b=1 przyjmuje wartość:

A) 1 B) 0 C) c D) d
8.

Po zastosowaniu prawa rozdzielności sumy względem iloczynu wyrażenie ab+cd można zapisać:

A)

(b+c)(b+d)

B)

(a+d)(b+c+d)

C)

(a+c)(b+c)(a+d)(b+d)

D)

(a+c+b)(c+d)

9.

Sieć graficzna przedstawiona na rysunku może być opisana przy pomocy wyrażenia:

A) (a+c)b B) a+bc C) ab+c D) (a+b)c
10.

Wyrażenia z tablicy Karnaugh’a można zapisać:

x2x1

x4x3

1 1 0 0
1 1 0 0
1 1 1 1
1 1 1 1

A) B)

C) D)

11.

Wskaż zdania prawdziwe:

  1. Zamiana sygnału cyfrowego na analogowy to kodowanie,

  2. Zamiana liczby dziesiętnej na binarną to kodowanie,

  3. Przypisywanie różnym informacjom pewnych symboli to kodowanie,

  4. Minimalizacja w logice zbiorów to kodowanie.

12.

Jeżeli połączono szeregowo dzielniki częstotliwości: ÷11 i ÷5 to otrzymano dzielnik o współczynniku podziału:

A) 55 B) 50 C) 11 D) 15
13.

Rodzina układów cyfrowych o najwyższej dopuszczalnej częstotliwości sygnału zegarowego to:

A) ECL B) FAST TTL C) CMOS D) AS TTL
14.

Poniższy układ realizuje funkcję boolowską:

A) X1+X2 B) X1X2+X1 C) 2X1X2 D) X2+X2
15.

Istotne cechy układów kombinacyjnych (UK) i sekwencyjnych (US) to:

  1. Występowanie buforów w US,

  2. Jednoznaczna zależność wyjść od wejść w UK,

  3. Brak pamięci w UK a jej występowanie w US,

  4. Występowanie przerzutników w UK.

16.

Na poniższym rysunku widnieje schemat zastępczy:

A) Demultipleksera, B) Rejestru, C) Multipleksera, D) Licznika.
17.

Cechy licznika synchronicznego to:

  1. Praca w takt generatora zegarowego,

  2. Czas ustalania zawartości równy w przybliżeniu czasowi propagacji przerzutnika,

  3. Maksymalna szybkość pracy zależy od pierwszego przerzutnika,

  4. Maksymalna pojemność wynosi 1024.

18.

Cechy licznika asynchronicznego to:

  1. Czas ustalania zawartości równy w przybliżeniu sumie czasów propagacji wszystkich przerzutników,

  2. Praca w takt generatora zegarowego,

  3. Maksymalna pojemność wynosi 1024,

  4. możliwość łączenia takich liczników szeregowo.

19.

Na poniższym schemacie przedstawiono:

A) Tranzystor polowy, B) Tranzystor złączowy,
C) Tranzystor Schottky’ego, D) Waraktor.
20.

Przedstawiony wzór fWY = (K/P)⋅fWE opisuje pracę układu:

  1. Rejestru liczącego,

  2. Licznika szeregowego,

  3. Licznika częstotliwości,

  4. Dzielnika częstotliwości.

21.

Jeżeli połączono równolegle dzielniki częstotliwości: ÷11 i ÷5 to otrzymano dzielnik o współczynniku podziału:

A) 50 B) 55 C) 15 D) 155
22

Wymień charakterystyczne cechy pamięci EEPROM:

  1. kasowanie zawartości promieniami UV,

  2. konieczność odświeżania zawartości,

  3. programowanie elektryczne,

  4. jednokrotny zapis.

23.

Wymień cechy pamięci dynamicznej:

  1. kasowanie zawartości promieniami UV,

  2. konieczność odświeżania zawartości,

  3. programowanie elektryczne,

  4. jednokrotny zapis.

24.

Przedstawiony wzór opisuje parametr przetwornika A/C zwany:

  1. dokładnością,

  2. rozdzielczością,

  3. zakresem,

  4. błędem nieliniowości.

25.

Cecha(cechy) układów ECL decydująca(e) o wysokiej dopuszczalnej częstotliwości sygnału zegarowego to:

  1. Zastosowanie do ich konstrukcji tranzystorów NMOS,

  2. Praca poza obszarem nasycenia,

  3. Zastosowanie do ich konstrukcji diod Schottky’ego,

  4. Zastosowanie do ich konstrukcji wzmacniaczy różnicowych.

26.

Ilu i jakich przerzutników należy użyć do budowy licznika synchronicznego trzybitowego rewersyjnego z wejściem statycznym:

  1. Trzech przerzutników synchronicznych,

  2. Czterech przerzutników typu D,

  3. Czterech przerzutników typu JK,

  4. Trzech przerzutników asynchronicznych.

27.

Stan licznika od którego rozpoczyna się liczenie to:

  1. warunek początkowy,

  2. stan zerowy,

  3. warunek zerowy,

  4. stan początkowy.

28.

Dokonując syntezy konwertera z kodu siedmiosegmentowego na naturalny kod binarny otrzymamy:

  1. 3 równania,

  2. 4 równania,

  3. 7 równań,

  4. 9 równań.

29.

Jeśli w przerzutniku nie można połączyć wyjścia z wejściem z powodu wzbudzania się układu to mamy do czynienia:

  1. z przerzutnikiem prostym,

  2. z przerzutnikiem asymetrycznym,

  3. z przerzutnikiem złożonym,

  4. z przerzutnikiem symetrycznym.

30.

Bloki wykorzystywane w konstrukcji podzielnika częstotliwości to:

  1. układ bramkujący,

  2. rejestr przesuwny,

  3. licznik,

  4. pamięć dynamiczna.

31.

Który komparator cyfrowy porówna szybciej dwie różne od siebie liczby binarne:

  1. prosty,

  2. szeregowy,

  3. równoległy,

  4. szeregowo równoległy.

32.

Pamięć stała, którą można kasować selektywnie to:

  1. ROM,

  2. EPROM,

  3. EEPROM,

  4. PROM.

33.

Jaki element stanowi komórkę pamięci SRAM:

  1. mikrokondensator,

  2. pojedynczy tranzystor,

  3. przerzutnik,

  4. rezystor węglowy.

34.

Cechy pamięci DRAM to:

  1. wymaga odświeżania,

  2. jest to pamięć dynamiczna,

  3. jest to pamięć o dostępie swobodnym,

  4. wymaga zasilania do podtrzymania przechowywanej informacji.

35.

Wynik działania (AB)16+ (C5)16 to:

  1. (144)16,

  2. (151)16,

  3. (170)16,

  4. (ADF)16.

36.

Kombinacyjny układ programujący występuje w:

  1. licznikach asynchronicznych,

  2. sumatorach,

  3. licznikach równoległych,

  4. rejestrach przesuwnych.

37.

Liczbę (32)10 przedstawia zapis:

  1. (20)16,

  2. (1000000)2,

  3. (200)4,

  4. (40)8.

38.

Czas od podania informacji na wejście adresowe do chwili pojawienia się danych na wyjściu pamięci to:

  1. czas dostępu,

  2. czas martwy,

  3. czas oczekiwania,

  4. czas cyklu.

39.

Liczba wszystkich funkcji zerojedynkowych dwóch zmiennych to:

  1. 8,

  2. 256,

  3. 4,

  4. 128.

40.

Dla jakich wartości a i b wyrażenie jest równe 1:

  1. nie ma takich a i b,

  2. dla a=1 i b=0,

  3. dla a=1 i b=1,

  4. dla wszystkich.

41.

Jeżeli połączono równolegle dzielniki częstotliwości: ÷10 i ÷5 to otrzymano dzielnik o współczynniku podziału:

A) 50 B) 55 C) 12 D) innym
42.

Jeśli w poniższym układzie zastąpimy rejestr 8 bitowy - czterobitowym to opóźnienie wyniesie:

A) 12 µs

B) 10 µs

C) 4 µs

D) 14 µs

16.

Struktura półprzewodnikowa na rysunku przedstawia:

A) Rezystor B) Tranzystor MOS C) kondensator D) komórka pamięci
19.

Do grupy układów pośredniczących należą:

  1. Bramka Schmitta,

  2. Bufory,

  3. Bramka NAND

  4. Bramka XOR

20.

Przedstawiony wzór fWY = K/PfWE opisuje pracę układu:

  1. Dzielnika częstotliwości,

  2. Licznika szeregowego

  3. Podzielnika częstotliwości

  4. Rejestru przesuwnego.

21.

Wymień rodziny układów cyfrowych pracujące wyłącznie w logice dodatniej:

  1. CMOS

  2. TTL

  3. ECL

  4. GaAs

23.

Wymień cechy rejestrów:

  1. należą do grupy układów sekwencyjnych,

  2. należą do grupy układów kombinacyjnych,

  3. służą do zapamiętywania informacji,

  4. można wyprowadzać informację tylko szeregowo

25.

Najszybszym przetwornikiem A/C jest układ:

  1. Z podwójnym całkowaniem,

  2. Z porównaniem bezpośrednim (FLASH),

  3. Z kompensacją wagową,

  4. Delta – Sigma

26.

Zalety stosowania obwodów drukowanych wielowarstwowych to:

  1. niska cena,

  2. łatwość projektowania,

  3. duża gęstość upakowania elementów,

  4. bardzo duża jednorodność parametrów falowych

27.

Model linii paskowych opisuje następujący parametr (try) obwodów drukowanych:

  1. impedancje falową,

  2. rezystancję,

  3. pojemność,

  4. indukcyjność.

  1. BIT to inaczej:

A) Jednostka ilości informacji

B) 1/8 bajta

C) 8 bajtów

D) Cyfra dwójkowa

  1. Przedstawiona tabelka zerojedynkowa ilustruje funkcję jednej zmiennej:

x f(x)
0 1
1 1

A) stałą B) negację

C) tożsamość D) iloczyn

  1. LICZBĘ (16)10 przedstawia zapis:

A) (10)16

B) (10000)2

C) (100)4

D) (20)8

  1. LICZBA 129 po zamianie na naturalny kod binarny ma postać:

A) 1000001

B) 11001100

C) 10000001

D) 1001001

  1. WYNIK działania (AB)16+ (AB)16 to:

A) (144)16

B) (ABC)16

C) (156)16

D) (FF)16

  1. Cechy licznika asynchronicznego to:

A) Praca w takt generatora zegarowego

B) Możliwość łączenia takich liczników szeregowo

C) Możliwość wykorzystania jako dzielnika częstotliwości

D) Możliwość budowy z przerzutników synchronicznych *(po odpowiednim wykorzystaniu)

  1. Istotne cechy bramki Schmitta to:

A) Duży pobór mocy

B) Eliminacja zakłóceń (możliwe w zależności od intencji i celu zastosowania)

C) Mała szybkość pracy

D) Posiadanie histerezy

  1. Wejścia przerzutnika, na których zmiana wartości informacji wywołuje bezpośrednio zmianę wartości zmiennych wyjściowych to:

A) Wejścia synchroniczne

B) Wejścia szeregowe

C) Wejścia asynchroniczne

D) Wejścia zanegowane

  1. Opisu pracy przerzutnika dokonuje się najczęściej przy pomocy:

A) Tablicy Karnaugha

B) Tablicy przejść

C) Tablicy De’Morgana

D) Opisu słownego

  1. Sposoby wyzwalania przerzutników to:

A) Wyzwalanie zboczem impulsu

B) Wyzwalanie dwustopniowe

C) Wyzwalanie kontaktowe

D) Wyzwalanie Master-Slave

  1. Parametry od których zależy czas propagacji przerzutnika to:

A) Szybkość narastania zbocza impulsu zegarowego

B) Własności elektryczne bramek, z których jest zbudowany przerzutnik

C) Maksymalna częstotliwość pracy

D) Moc tracona w przerzutniku

  1. Błędy czasów propagacji mogą wystąpić w przypadku:

A) Szeregowego połączenia przerzutników

B) Wyzwalania przerzutników dwustopniowo

C) Za małej częstotliwości generatora zegarowego

D) Nierównomiernego rozprowadzenia impulsów zegarowych

  1. Poniższa zależność określa:

A) Pojemność licznika

B) Czas propagacji

C) Moc licznika

D) Opór licznika

  1. Stan licznika odpowiadający ostatniej kombinacji to:

A) przepełnienie !?

B) kumulacja

C) stan nadmiarowy

D) stan niestabilny

  1. Cechy liczników rewersyjnych to:

A) Maksymalna pojemność 1024

B) Zliczanie impulsów ujemnych

C) Możliwość posiadania wejścia statycznego

D) Dwukierunkowość

  1. Określ typ licznika na rysunku

A) Szeregowy B) Równoległy

C) Asynchroniczny D) Dwójkowy

  1. Ilu przerzutników należy użyć do budowy licznika o dwóch programach liczenia:
    1. 001, 010, 111
    2. 101, 000, 110, 011

A) Trzech typu D

B) Czterech typu JK

C) Czterech typu T

D) Trzech typu JK

  1. Który z dekoderów posiada równania o mniejszej ilości zmiennych:

A) Odrzucający fałszywe kombinacje

B) Nieodrzucający fałszywych kombinacji

  1. Transkoder to inaczej:

A) Dekoder odrzucający fałszywe kombiacje

B) Konwerter kodu

C) Koder priorytetowy

D) koder „1 z N” na naturalny kod binarny

  1. Dokonując syntezy konwertera z kodu naturalnego binarnego na wyświetlacz siedmiosegmentowy (0 – 9) otrzymamy:

A) 4 równania

B) 5 równań

C) 6 równań

D) 7 równań

  1. Sumator, w którym następuje dodanie liczby wprowadzanej na wejście do jego aktualnej zawartości to:

A) sumator pełny

B) sumator prosty

C) akumulator

D) subsumator

  1. Wielkości charakteryzujące rejestr to:

A) długość rejestru

B) szybkość pracy

C) sposób wprowadzania informacji

D) sposób wyprowadzania informacji

  1. Do rejestrów liczących możemy zaliczyć:

A) licznik pierścieniowy

B) licznik pseudopierścieniowy

C) rejestr ze sprzężeniem zwrotnym

D) rejestr przesuwny

  1. Jaki skrót określa nazwę przedstawionego rejestru:

A) SISO B) SIPO

C) PISO D) PIPO

  1. Cechy połączenia równoległego dzielników częstotliwości to:

A) Zwiększenie przesunięcia fazowego między przebiegiem We a Wy

B) Brak przesunięcia fazowego między przebiegiem We a Wy (z dokłądnoscią tp= 1xAND)

C) Brak wspólnych podzielników łączonych dzielników

D) Parzysty współczynnik podziału fwe

  1. Bloki wchodzące w skład podzielnika częstotliwości to:

A) Rejestr przesuwny

B) Układ bramkujący

C) Akumulator

D) Licznik

  1. W pamięci o organizacji
    logicznej 32 x 8 można zapisać:

A) 32 bajty informacji

B) Osiem 32-bitowych słów

C) 25 8-bitowych słów (również można ale będzie strata pamięci 7x8 niewykożystane)

D) 256 bitów informacji

  1. Do czego służy szyna danych w pamięci:

A) Do zapisu informacji w pamięci

B) Do odczytu informacji z pamięci

C) Do przekazywania adresu

D) Do dekodowania adresu

  1. Co stanowi komórkę pamięci SRAM:

A) Kondensator

B) Pojedynczy bufor

C) Przerzutnik

D) Zatrzask

  1. Cechy pamięci DDRAM to: (nie ma takiej pamięci, ale jeśli chodzi o skrót to – jest DDR SDRAM)

A) Wymaga zasilania do podtrzymania przechowywanej informacji

B) Wymaga odświeżania

C) Jest to pamięć dynamiczna

D) Jest to pamięć o dostępie swobodnym


Wyszukiwarka

Podobne podstrony:
farmacja 12czerwca2007, Receptura, Farma - pytania, testy egzaminacyjne-all
Metodologia egzamin ALL (1), II Rok pedagogiki resocjalizacyjnej, Metody badań pedagogicznych
EGZAMIN ALL, Geodezja, ZMOO, Egzamin
Egzamin - all
EGZAMIN ALL, ✔ ★Weterynaria, weta, Biologia komórki
farmacja 12czerwca2007, Receptura, Farma - pytania, testy egzaminacyjne-all
test interna all[1], pytania na egzamin medycyne, LEP , PES
Fwd Tabis reaktory all, Egzamin z reaktorow 2, 2)
Egzamin z wyzszej 2004-2005, Studia, III rok, Geodezja Wyższa, wyzsza all
Egzamin (niektore odp zle), SBS pytanka ALL, Którą z czynno
EGZAMIN-pytania - all MIX', Prywatne, ANATOMIA, Głowa i Szyja
Egzamin zaoczne
Pytania egzaminacyjneIM
ANALIZA WYNIKÓW EGZAMINU GIMNAZJALNEGO DLA UCZNIÓW KLAS III

więcej podobnych podstron