POLITECHNIKA LUBELSKA w LUBLINIE |
|
LABORATORIUM ELEKTRONIKI Ćwiczenie Nr 10 |
||
Nazwisko : Gładyszewski Grądzki Jończyk Mazur |
Imię : Sławek Marcin Jakub Grzegorz |
Semestr IV |
Grupa E.D.4.4 |
Rok akadem. 1997/98 |
Temat ćwiczenia: Przerzutniki TTL |
|
|
Data wykonania 22.05.1998 |
Ocena |
Cel ćwiczenia
Zapoznanie się z zasadą działania oraz możliwo-ściami wykorzystania przerzutników TTL.
Przebieg ćwiczenia
1.Wyznaczanie tablic stanów przerzutników
Przerzutnik JK-MS
Tabe
J |
K |
Qn+1 |
0 |
0 |
Qn |
0 |
1 |
0 |
1 |
0 |
1 |
|
1 |
Qn |
b) Przerzutnik D :
D |
Qn+1 |
0 |
0 |
1 |
1 |
c) Przerzutnik D - „latch” :
D |
Qn+1 |
0 |
0 |
1 |
1 |
2. Realizacja licznika modulo 2 w oparciu o przerzutniki TTL .
1
CHOPPER Oscyloskop
Q 2
GENERATOR Ck
Q 3 wy Y Y syn.
4 synch.
Schemat układu pomiarowego
a) w oparciu o przerzutnik JK - MS :
H
J Ck
Q
Ck Q
K
b) w oparciu o przerzutnik D :
D Ck
Q
Ck Q
Q
Wnioski :
1. Wyznaczone tablice stanów badanych przerzutników są zgodne z tablicami
teoretycznymi .
W przypadku przerzutnika JK - MS mamy cztery kombinacje stanów wejściowych które przy wystąpieniu opadającego zbocza sygnału zegarowego (sterującego) powodują wystąpienie określonego stanu na wyjściu Q . Stan ten utrzymuje się do wystąpienia kolejnego zbocz opadającego sygnału sterującego .
W przerzutniku D stan wejścia D wraz z narastającym zboczem sygnału zegarowego jest przepisywany do wyjścia Q i nie ulega zmianie do kolejnego
narastającego zbocza .
Doprowadzenie stanu niskiego ( L ) na wejście statyczne PR powoduje ustawienie na wyjściu Q stanu wysokiego niezależnie od stanu na wejściach
informacyjnych ( J , K , D) . Natomiast doprowadzenie tego stanu na wejście statyczne CLR powoduje ustawienie na Q stanu niskiego „0” .
Przerzutnik D „latch” różni się od przerzutnika D tym , iż zamiast wejścia zegarowego (synchronizującego) posiada wejście Enable , na którym pojawienie
się stanu wysokiego ( H ) powoduje przepisanie stanu z wejścia D do wyjścia Q . Przerzutnik ten nie posiada wejść statycznych PR i CLR .
2. W oparciu o przerzutniki JK - MS oraz D można budować liczniki asynchroniczne modulo N , których podstawową jednostką składową jest licznik
modulo 2 . Praca takiego licznika opiera się na dzielenie przez 2 częstotliwości
sygnału zegarowego ( którego impulsy są liczone ) .