Bramki, WEiTI - Makro, SEMESTR IV, ELIU, Laboratorium, ISE, [8] BR


Łukasz Kabala
Maciej Stefaniak
Grupa E3T2

ELEMENTY I UKŁADY ELEKTRONICZNE
PROJEKT
Bramki Cyfrowe

Badanie Odporności Inwerterów Cyfrowych Na Zakłócenia Na Podstawie Charakterystyki Przejściowej:

Charakterystyka inwertera 74LS04:
0x01 graphic



Na rysunku dodatkowo zamieszczono przebieg pochodnej napięcia wyjściowego (D(V(OUT) - kolor niebieski) pomocną przy znalezieniu marginesów szumów.
Z charakterystyki można odczytać następujące parametry inwertera:
- napięcie wyjściowe stanu wysokiego
UOH 3,7 V
- napięcie wyjści
owe stanu niskiego UOL 0,4 V
- minimalne napięcie wyjściowe dla stanu wysokiego UOHMIN 3,65 V
- maksymalne napięcie wyjściowe dla stanu niskiego
UOLMAX 0,45 V
- margines szumów dla stanu wysokiego MH 2,4 V
- margines szumów dla stanu niskiego
ML 0,45 V


Charakterystyka inwertera 74HCU04:
0x01 graphic


Z charakterystyki można odczytać następujące parametry inwertera:
- napięcie wyjściowe stanu wysokiego
UOH 5 V
- napięcie wyjściowe stanu niskiego
UOL 0 V
- minimalne napięcie wyjściowe dla stanu wysokiego UOHMIN 4,55 V
- maksymalne napięcie wyjściowe dla stanu niskiego
UOLMAX 0,45 V
- margines szumów dla stanu wysokiego MH 1,6 V
- margines szumów dla stanu niskiego
ML 1,6 V

Określenie Czasów Opóźnień Bramki NAND Dla Różnych Wartości Parametru MNTYMXDLY Na Podstawie Przebiegów Wejściowych I Wyjściowych:

Przebiegi wejściowe i wyjściowe bramki NAND dla MNTYMXDLY=2:
0x01 graphic


Dla uproszczenia pomiaru na jedno wejście dajemy cały czas logiczną jedynkę. Do wykonania symulacji napisaliśmy specjalny układ złożony z 3 bramek NAND. 2 pierwsze służą za inwertery z ich wyjść sygnał cyfrowy konwertowany jest na analogowy i jest później podawany na wejście 3 bramki NAND, która właśnie zostaje poddana badaniu. Dzięki temu i na wejściu i na wyjściu mamy przebiegi analogowe co nie było możliwe dla pojedynczej bramki. Na końcu tego akapitu zamieszczamy zawartość pliku CIR użytego do symulacji.
Otrzymane wyniki:

MNTYMXDLY=1:
tdLH= 8,7 ns
t
dHL=4,1 ns
t
pd= 6,4 ns

MNTYMXDLY=2:
tdLH= 16,5 ns
t
dHL= 8,7 ns
t
pd= 12,5 ns

MNTYMXDLY=3:
tdLH= 26,5 ns
t
dHL= 15,5 ns
t
pd= 21 ns


KONIUNKCJA
.WIDTH IN=80 OUT=80
U STIM(2,11) DPWR DGND 1 2 IO_STM TIMESTEP=20NS 0C 00 LABEL=START
+1C 00 2C 10 3C 10 4C 00 5C GOTO START 3 TIMES
*pierwsze dwa NAND spelniaja funkcje inwerterow by z wyjsc pobrac przebiegi analogowe
X1 1 1 3 7400 PARAMS: IO_LEVEL=2 MNTYMXDLY=3
X2 2 2 4 7400 PARAMS: IO_LEVEL=2 MNTYMXDLY=3
*wlasciwy NAND
X3 3 4 5 7400 PARAMS: IO_LEVEL=2 MNTYMXDLY=3
*konwersja na przebieg analogowy za pomoca rezystorow
R1 3 0 1K
R2 4 0 1K
R3 5 0 1K
.LIB BRAMKI.lib
.TRAN 2N 240N
.OPTIONS NOPAGE
.PROBE
.END

Wyznaczenie Średniego Czasu Propagacji Inwertera Cyfrowego:

Pomiaru średniego czasu propagacji dokonujemy na podstawie okresu generatora cyfrowego zbudowanego z kaskadowego połączenia kilku takich inwerterów. Korzystamy z zależności:

tpd=TG/2k

Gdzie TG to zmierzony okres generatora a k ilość inwerterów użyta do jego budowy.

Wynik symulacji generatora cyfrowego:
0x01 graphic


Z tego wynika, że czas propagacji pojedynczego inwertera powinien wynosić
tpd=18,5 ns.
Sprawdźmy czy tak jest w rzeczywistości. Do symulacji użyliśmy pliku *.CIR gdzie wartość parametru DIGMNTYPMX wynosiła 3. Co daje nam parę czasów opóźnienia równych: t
dLH=22 ns i tdHL=15 ns. Korzystając z zależności:

tdp=tdLH+tdHL/2

Otrzymujemy dokładnie tdp=18,5 tak samo jak w metodzie pomiaru z użyciem generatora cyfrowego.



Wyszukiwarka

Podobne podstrony:
ELCS lab 3, WEiTI - Makro, SEMESTR III, ELCS, Laboratorium, LAB 3 [M]
elka mine forum, WEiTI - Makro, SEMESTR II, TOB, Laboratorium, Lab 4
EITI Waw, WEiTI - Makro, SEMESTR II, TOB, Laboratorium, Lab 4
syko adresowanie, WEiTI - Makro, SEMESTR IV, SYKO
l3, WEiTI - Makro, SEMESTR III, AISDE, Laboratorium, Lab 3
odp lab3 pofa-update 16-04-10, WEiTI - Makro, SEMESTR III, POFA, Laboratorium, Lab 3
syko kodowanie, WEiTI - Makro, SEMESTR IV, SYKO
SYMSE lab5, WEiTI - Makro, SEMESTR III, SYMSE, Laboratorium, Lab 5
lab3 pofa 16-04-10, WEiTI - Makro, SEMESTR III, POFA, Laboratorium, Lab 3
zejscie elka + eiti, WEiTI - Makro, SEMESTR III, ELCS, Laboratorium, LAB 3 [M]
LAB K zejscia, WEiTI - Makro, SEMESTR III, ELCS, Laboratorium, Lab 4 [K]
wyjscie, WEiTI - Makro, SEMESTR III, ELCS, Laboratorium, LAB 3 [M]
termistor, WEiTI - Makro, SEMESTR III, ELCS, Laboratorium, LAB 2 [T]
pofa lab 5 elka eiti, WEiTI - Makro, SEMESTR III, POFA, Laboratorium, Lab 5
Dioda Zenera, WEiTI - Makro, SEMESTR III, ELCS, Laboratorium, LAB 2 [T]
ELCS lab 3, WEiTI - Makro, SEMESTR III, ELCS, Laboratorium, LAB 3 [M]
6 wskazówki, WEiTI - Makro, SEMESTR I, PPOM, Laboratorium, Lab 6
skrypt cw1, WEiTI - Makro, SEMESTR I, PPOM, Laboratorium, Lab 1
PWI - Prawa autorskie, WEiTI - Makro, SEMESTR III, PWI

więcej podobnych podstron