Rys. 10.43. Najprostsza realizacja 4-bitowego rejestru przesuwającego
DI (ang. data input) — wejście danych DO (ang. data output) — wyjście danych CLK (ang. clock) — zegar
CLK |
Q |
<h |
O3 | |
1 |
Bi |
~ . |
- |
- |
2 |
02 |
0, |
- |
- |
3 |
03 |
02■ |
Di |
- |
A |
0, |
03 |
DZ |
Di |
5 |
Ds |
04 |
D3 |
D2 |
6 |
Os |
05 |
O4 |
03 |
7 |
0? |
Os |
Os |
Da |
Rys. 10.44. Tablica stanów 4-bitowego rejestru prze suwającego