stany: A = 1, B — C — ... / = 0. Następnie informacja jest wpisywana do rejestru. Po ośmiu impulsach przebiegu C, na wyjściu Z pojawi się sygnał 0, oznaczający koniec wyprowadzania informacji.
Na rysunku 4.93a przedstawiono układ zmiany informacji wprowadzanej szeregowo na informację wyprowadzaną równolegle. Działanie układu ilustruje tabelka na rys. 4.93b.
Zen
A B
Wy równoległe
1*1
C D E F 6 H I Rejestr 9-bitowy
Rys. 4.93. Układ do szeregowego wprowadzania i równoległego wyprowadzania informacji
(koniec wpro-i wodzania)
A |
8 |
C |
0 |
f |
F |
6 |
H |
I | |
Zen1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
2 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
3 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
4 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
5 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
6 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
7 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
8 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
Schemat ideowy innego układu do zmiany informacji wprowadzonej równolegle na szeregową przedstawiono na rys. 4.94. Kolejne bity informacji przekazywanej równolegle są podawane na wejścia dwuargumentowych bramek I-NIE (NAND). Na drugie wejścia kolejnych bramek są podawane sygnały z kolejnych pozycji rozdzielacza. Po ośmiu impulsach taktujących informacja A przekazywana równolegle zostaje zmieniona na informację szeregową.
Rys. 4.94. Układ do równoległego wprowadzania i szeregowego wyprowadzania informacji
Inne zastosowania rejestrów
Układy rejestrów mogą być wykorzystywane jako:
— liczniki pierścieniowe,
— liczniki w kodzie Johnsona,
— dzielniki częstotliwości,
— układy generowania ciągów pseudoprzypadkowych (rejestry liniowe).
154