Image612

Image612



[5]    Bird P.: A noval shaper circuit for d.tJ. and t.t.l. input interfacing. New electronic 1977

[6]    Bonham D. A., Parsons B.: Peripherial circuits. Semiconductor Circuits Design. Vol. 4, Bryan Norris, Texas Instruments Ltd,, 1975

[7]    Burman S., Haładewicz Z., Pyzik J., Soczewińska E.: Zastosowania ciekłych kryształów w podzespołach optoelektronicznych. Prace Naukowe Instytutu Metrologii Elektrycznej Politechniki Wrocławskiej i Dolnośląskich Zakładów Elektronowych Unitra-Dolam 7/1975

[8]    Bursky D., Bames D.: Choosing a \iP by its capabilities is a growingfamily affair Electronic Design 14, July 5, 1977

[9]    Controllers using FPLA. Philips Electronic components and materials

[10]    De Falco J. A.: The integrated Schmitt trigger: a veratile design component. Electronics, July 31, 1972

[11]    Dekold D. F.: Counter and decoder/driver produces staircase voltage. Electronics, August 2, 1973

[12]    Dere W. Y.: Binary adder techniąue recognizes m out of n bits. Electronics Design 16, August 2, 1973

[13]    Flores I.: The logie of Computer Arithmetic. Prentice-Hall, Englewood Cliffs, N.Y. 1963

[14]    Fragakis G.: Fast stachingregister buffer has minimum delays. Electronic En-gineering, April 1972

[15]    Gardner M. R.: Linę drivers madę from 555 timers provide inverted or noninverted outputs. Electronic Design 2, January 19, 1976

[16]    Garrett Lane S.: Klasy logicznych cyfrowych układów scalonych. Prace ITE, Warszawa 1971

[17]    Haładyj K., Lichodziejewski C., Lipnicka E., Pieńkos J., Piestrzyński W.: Mini-kalkulatory. Informacje, studia, przyczynki. Wyd. PIE, Warszawa 1976

[18]    Hendrickson H. C.: Fast high-accuracy binary parallel addition. IRE Trans. Elect. Computers, Vol. EC-9, No 4, December 1960

[19]    Hilburn J. L., Julich P. N.: MicrocomputersfMicroprocessors. Hardware, Software, and Applications. Prentice-Hall, Inc., Englewood Cliffs, N.J. 1976

[20]    Hill F. J., Peterson G. R.: Digital systems: Hardware organization and design. John Wiley and Sons, Inc., New York

[21] Holdemaekers A. M. L.: Drive circuits for 7-segment LED displays. Philips

[22]    Integrierte Linear—und InterfaceSchaltungen. Texas Instruments Deutschland GmbH 1976

[23]    Jacobs P.: Combinatorial logie circuit calculates the absolute difference of numbers. Electronic Design 14, July 5, 1974

[24]    Kalisz J.: Cyfrowe układy scalone w technice systemowej. Wyd. MON, Warszawa

1977    v

[25]    Kohonen T.: Elementy i układy elektronicznych maszyn cyfrowych. Warszawa, WNT 1975

[26]    Kiihn — Schmied. Integrierte schaltkreise. VEB Verlag Technik, Berlin 1972

[27]    Lewicka E.: Układ pamięci UCY7489 i jego zastosowania. Elementy półprzewodnikowe i układy scalone. Zastosowania. Układy cyfrowe. Wyd. PIE, Warszawa 4/1975

[28]    Łakomy M., Zabrodzki J.: Cyfrowe układy scalone TTL. Warszawa, PWN 1974

[29]    Mac Sorley O. L.: High-speed arithmetic in binary computers. Proc. IRE, Vol. 49, No 1, January 1961

[30]    Martin J. D.: Simple pulse generating circuit. Electronic Engineering, December 1977

[31]    May F.: Wide-range multivibrator using integrated circuits. Electronic Application Components and Materials. No 4, 1969

[32]    Misiurewicz P., Grzybek M.: Półprzewodnikowe układy logiczne. Warszawa, WNT 1975

[33]    Morris R. L., Miller J. R.: Designing with TTL integrated circuits. Texas Instruments Electronics Series. Mc Graw Hill Book Company 1970

[34] Norris B.: Semiconductor Circuit Design. Vol. 2, Texas Instruments Limited 1973

[35] Norris B.: Semiconductor Circuit Design. Vol. 3, Texas Instruments Limited 1974

[36]    Nowakowski W.: Impulsowe układy formujące. Układ formujący impulsy o szerokości od 20 ns do kilkuset nanosekund wykorzystujący bramki logiczne typu UCY7400N. Elementy półprzewodnikowe i układy scalone. Zastosowania. Układy cyfrowe. Wyd. PIE, Warszawa 1/1974


Wyszukiwarka

Podobne podstrony:
Image612 [5]    Bird P.: A noval shaper circuit for d.tJ. and t.t.l. input interfacin
An extract from the Circuit for the System 80 Computer, showing the RAMs, ROMs and address decoding.
test load01 Connections to test for SenKat redDrive Circuit test load for Red and Blu ray laser diod
Hydraulic Circuit For Surface Grinding Machinę Pressure Relief Valve Filfer and Strainer Tank
alarm motocykl horn Circuit for motorcycle use Gates Ul-a and Ul-b of the 4093 ąuad 2-input NAND Sch
alarm motocykl horn Circuit for motorcycle use Gates Ul-a and Ul-b of the 4093 ąuad 2-input NAND Sch
alarm motocykl horn Circuit for motorcycle use Gates Ul-a and Ul-b of the 4093 ąuad 2-input NAND Sch
exempt2 AppContainer Loopback Exemption Utility For security and reliability reasons. Windows 8 apps
Zero Pole blok Błock Paramelers: Zero-Pole Zero-Pole Malrix expression for zeros. Vector expression
00266 ?4691a816ffaef1f9b3e8635d95fa34 268 Yander Wiel Arguments for Theorems 2 and 3 For clarity we
00395 /bff9ce23d8e0e8c60ebe0c43cea6c7 Regret Indices and Capability Quantification 399 Figurę 15. C
00404 ?42ec37fc4cd13c2480fd62b55231c6 408 Pignatiello & Ramberg by a single niunber. In situati
Slajd26 (113) WHO European action plan for food and nutrition policy 2007-2012 ♦    1

więcej podobnych podstron