Page20

Page20



3


b)


Wejścia

m

wyjście

Q(t+1)

0

1

G(i) bez zmian H(t) (uzupełnienie)



Rys. 1.13. Przerzutnik T: a) oznaczenie graficzne, b) tablica wartości logicznych

Rys. 1.16. Schemat licznika liczącego w przód (dodającego)


Rys. 1.14. Oznaczenia graficzne rejestru


Szyna



Rys. 1.13. Urządzenie pracujące z szyną



Wyszukiwarka

Podobne podstrony:
M Feld TBM033 33 1.4. Dane wejściowe do projektowania procesu technologicznego RYS. 1.13. Szkic do o
ark23 b) Wejście Tft) Wujście a{M) 0 1 G(i) bez zmian Q[i) luzupełnienie) cA TO 66 l6 Rys. 1.13.
Image1 b) wejście: u(t), u(s) wyjście: i(t), i(s) y(t)=i(t), y(s)=i(s) Rys. a) Obwód przekaźnika P i
Image4 wejście: u(t), u(s) wyjście: uc(t), y(t)f uc(t) = y(t) Rys. Układ RC
IMGc29 (2) Rys. 14. Graficzna ilustracja przebiegu względnego kąta skręcenia między wejściem i wyjśc
HPIM5158 RYS. 1.141. Charakterystyka napędu ze sprzęgłem hydrokineiycznym: a) wejściowa, b) wyjściow
067 Mianem operandu określa się wejścia, wyjścia, liczniki i inne funkcje sterownika. Zgodnie z rys
Rys. 10.14. Przebiegi czasowe sygnałów wejściowych i wyjściowych przerzutnika JK master-slcwe Rys. 1
rys 1 2 Układ wejścia /wyjściaUrządzenieperyferyjne Rysunek 1.2. Koncepcja podłączenia urządzenia
rys 3 3 Adres cs# . R/w#. Wejście/wyjście danych DO D1 D2 D3 D4 D5 D6 D7 D8Rysunek 3.3. Rozszerzanie
rys 4 18 Rysunek 4.18. Układy wejścia/wyjścia współadresowalne z pamięcią operacyjną
rys 4 20 Rysunek 4.20. Wykonanie operacji wejścia/wyjścia z przerwaniem programu
161 3 316 o) b) cj Rys.8. 7. Układ dzielący z: przykładu 8.1: a) wejścia i wyjścia, b) sieć działań

więcej podobnych podstron