Rys. 3g. Schemat ideowy układu do przykładu 3.2.a ćwiczenia
Si®" |
Adres |
Dane | |||||
02 |
Q1 |
Q0 |
w |
Adres nast. | |||
A3 |
A2 |
A1 |
AO |
D2 |
D1 |
DO | |
1 o |
n |
0 |
0 |
0 |
0 |
0 |
1 |
«4 1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 | |
2 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
0 |
1 |
0 |
1 |
0 |
0 |
0 | |
3 |
0 |
1 |
1 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
0 |
0 | |
4 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
0 |
0 |
1 |
0 |
0 |
0 | |
5 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
0 |
0 | |
6 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
1 |
1 |
0 |
1 |
0 |
0 |
0 | |
I 7 |
1 |
1 |
1 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
1 |
0 |
0 |
0 |
r .h pamięci stałej do przykładu 3 2.a. Wyjścia układu X,Y,Z są równe sygnałom A3.A2.A1
układu pamięci.