plik


ÿþ2010-01-28 UkBady zegarowe w systemie mikroprocesorowym semestr zimowy 2009/2010, WIEiK, PK 1 SygnaB zegarowy " W ka|dym systemie mikroprocesorowym jest wymagane zródBo sygnaBów zegarowych. " Wszystkie operacje wewntrz jednostki centralnej jak i operacje w caBym systemie mikroprocesorowym odbywaj si w takt sygnaBu zegarowego. " SygnaB zegarowy mo|e byd doprowadzony do wszystkich elementów systemu lub po wstpnym podzieleniu do poszczególnych elementów systemu. " Czstotliwo[d sygnaBu zegarowego ma bezpo[redni wpByw na szybko[d wykonywanych operacji przez system i pobór mocy. semestr zimowy 2009/2010, WIEiK, PK 2 1 2010-01-28 Parametry zródBa sygnaBu zegarowego " Czstotliwo[d sygnaBu  Stabilno[d czstotliwo[ci od czasu, temperatury i napicia zasilania " KsztaBt sygnaBu zegarowego (prostoktny 50% wypeBnienia)  Czas trwania stanu  1 - t1 i stanu  0  t0 (zmienno[d od temperatury, czasu i napicia zasilania)  Szybko[d narastania tr i opadania zboczy tf  Stabilno[d zboczy  tzw. jitter (fluktuacja, wahania zboczy) " Du|a obci|alno[d wyj[cia " Czas zadziaBania (ustalenia stabilnej czstotliwo[ci) po wBczeniu napicia zasilania " Mo|liwo[d programowania czstotliwo[ci sygnaBu t1 t0 90% 10% tjitter tr tf semestr zimowy 2009/2010, WIEiK, PK 3 Podstawowe zródBa sygnaBu zegarowego " Generator RC na tranzystorach - obecnie raczej nie u|ywane " Generator RC na bramkach logicznych - tanie rozwizanie " Generatory na bramkach logicznych ze stabilizacj na rezonatorze kwarcowym  du|a stabilno[d czstotliwo[ci, " Generatory na bramkach logicznych ze stabilizacj na rezonatorze ceramicznym  taosze rozwizanie od rezonatora kwarcowego, " Generatory na bramkach logicznych ze stabilizacj na rezonatorze kwarcowym wraz powielaczem czstotliwo[ci typu PLL (ang. Phase Lock Loop  ptla synchronizacji fazowej)  mo|liwo[d programowania czstotliwo[ci sygnaBu semestr zimowy 2009/2010, WIEiK, PK 4 2 2010-01-28 Generatory zegarowe " Obecnie wszystkie mikrokontrolery maj wBasny wewntrzny generator (oscylator), który zapewnia stabiln czstotliwo[d sygnaBu zegarowego. " UkBady mikroprocesorowe wymagaj zewntrznych ukBadów do generowania podstawowego sygnaBu zegarowego semestr zimowy 2009/2010, WIEiK, PK 5 PodBczenie elementów zewntrznych do generatora Zewntrzny rezonator Zewntrzne elementy RC podBczone kwarcowy lub ceramiczny do wewntrznego generatora Zewntrzny sygnaB zegarowy semestr zimowy 2009/2010, WIEiK, PK 6 3 2010-01-28 Rozwizania generatorów zegarowych Schemat szczegóBowy generatora Rozwizanie ukBadowe generatora zegarowego w typowym mikrokontrolerze 8051 semestr zimowy 2009/2010, WIEiK, PK 7 System dystrybucji sygnaBu zegarowego " W ka|dym systemie sygnaB zegarowy ze zródBa nale|y doprowadzid do poszczególnych elementów skBadowych systemu mikroprocesorowego. Czstotliwo[d taktowania poszczególnych elementów skBadowych mo|e byd ró|na i niekonieczne taka sama jak jednostki centralnej. " W szczególno[ci ukBady wej[cia/wyj[cia, np. liczniki lub przetworniki A/C mog byd taktowane du|o mniejsz czstotliwo[ci. semestr zimowy 2009/2010, WIEiK, PK 8 4 2010-01-28 System dystrybucji sygnaBu zegarowego " Zadaniem systemu dystrybucji sygnaBu zegarowego jest programowalny podziaB czstotliwo[ci gBównego sygnaBu zegarowego i doprowadzenie sygnaBów do poszczególnych elementów systemu rejestr fmem Prescaler 1 fclk Generator zegarowy rejestr fcounter Prescaler 2 do CPU semestr zimowy 2009/2010, WIEiK, PK 9 System dystrybucji sygnaBu zegarowego " Wa|ne jest aby sygnaB zegarowy trafiaB do poszczególnych elementów z takim samym opóznieniem (przesuniciem fazowym). Jest to szczególnie wa|ne w systemach gdzie czstotliwo[d taktowania wynosi ok. 100MHz lub wicej. semestr zimowy 2009/2010, WIEiK, PK 10 5 2010-01-28 Rozwizania ukBadowe systemów dystrybucji sygnaBu zegarowego Rozwizanie generatora zegarowego i rozprowadzenie sygnaBu zegarowego w typowym mikrokontrolerze 8051 semestr zimowy 2009/2010, WIEiK, PK 11 Rozwizania ukBadowe Generator zegarowy wraz systemem dystrybucji sygnaBu zegarowego w mikrokontrolerze AT89C51RD2, z rodziny 8051, firmy Atmel semestr zimowy 2009/2010, WIEiK, PK 12 6 2010-01-28 Generator zegarowy wraz systemem dystrybucji sygnaBu zegarowego w mikrokontrolerze C8051F120, z rodziny 8051, firmy Silicon Labs semestr zimowy 2009/2010, WIEiK, PK 13 Rozwizania ukBadowe Systemem dystrybucji sygnaBu zegarowego w mikrokontrolerze ATMEGA128 z rodziny AVR, firmy Atmel semestr zimowy 2009/2010, WIEiK, PK 14 7 2010-01-28 UkBady z rodziny PIC18 10 trybów pracy generatora zegarowego w mikrokontrolerze PIC18F semestr zimowy 2009/2010, WIEiK, PK 15 Rozwizania ukBadowe Systemem dystrybucji sygnaBu zegarowego w mikrokontrolerze PIC18F4680 z rodziny PIC18, firmy Microchip semestr zimowy 2009/2010, WIEiK, PK 16 8 2010-01-28 Pobór prdu a czstotliwo[d pracy Wykres poboru prdu mikrokontrolera typu AT89S8252 z rodziny 8051 w funkcji czstotliwo[ci semestr zimowy 2009/2010, WIEiK, PK 17 Pobór prdu a czstotliwo[d pracy Wykres poboru prdu mikrokontrolera typu ARM, LPC2138 w funkcji czstotliwo[ci semestr zimowy 2009/2010, WIEiK, PK 18 9

Wyszukiwarka

Podobne podstrony:
Pamięci EEPROM w systemach mikroprocesorowych
Podstawy projektowania systemów mikroprocesorowych, cz 3
Podstawy projektowania systemów mikroprocesorowych, cz 8
System mikroprocesorowy
Dydaktyczny system mikroprocesorowy DSM 51 Budowa systemu
Podlaczanie zewnetrznych ukladow do systemu mikroprocesorowego
Systemy mikroprocesorowe, systemy wbudowane
Podstawy projektowania systemów mikroprocesorowych, cz 2
system mikroproc
5 ĆWICZENIA LABORATORYJNE Z SYSTEMÓW MIKROPROCESOWYCH

więcej podobnych podstron