/
LINIE INTER F:E S tJ '
SYSTEMOWEGO i !j
/ *
Poniżej opisano funkcje poszczególnych linii interfejsu syste-tooweco, Przyjęto konwencje, że znak przed nazwa sygnału
oznacza realizacje związanej s nim funkcji przy wysokim {HIGH)
natomiast znak " oznacza realizacje ' s nim funkcji przy niskim {LOWj poziomie napięcia. SJfffi&oJ *0“ \l«b "I" oznacza, że 3ygnał Jest nadawany lub
przez procesor.
,_ — Oscylator; i|;i Jest to przebieg zegarowy o czes—
fc&tSiwoSei i4. 31518 {okres 70 ns) i wypełnieniu i/2.
JO} — Zegar. Jest to przebieg zegarowy . o częs— 4.77 MHz {okres 210 ns) i wypełnieniu 1/3.
JO}. Zerowanie. Sygnał służy do ustawiania układów Centralnej w stan początkowy i powstaje podczas zasilacza' lub zaniku- dowolnego z napięć 3tałych. Zasiany sygnału są synchroniczne z opadającym zboczem sygnału H7VX.
9 [0} - Szyna adresowa. Linia "+aoh. odpowiada
znaczącemu bitowi adresu, a linia "+A.IS1" najbardziej znaczącemu bitowi adresu.
[0/1} — Dwukierunkowa szyna danych. 'Linia "+l>0" od—
Słowiaća najmniej znaczącemu bitowi bajtu, a linia -najbardziej znaczącemu bitowi bajtu. Nadajniki szyny danych «aszą byC układami trójstanowymiotobciążalności min. 12 rnA, otwieranymi zdekodowsnymi sygnałami operacji.
£OJ - Sygnał ładowania adresu do rejestru adresowego na pakiecie procesora. Przy zamianie przesłań 10 bitowych na <śwfe przesłania bitowe występuje tylko w -picrYfszym
2 przesłoń (z adresem parzystymi.
CHCK [1} - Błąd. • Sygnał służy do poinformowania
procesora o błędzie wykrytym przez zaadresowane urządzenie. Nadajnikiem sygnału musi,być układ trójstanowy otwierany ^dekodowanymi sygnałami operacji, o obciążalności minimalnej lii mA. Zależności czasowe są identyczne Jak dla sygnałów * +D7 przy operacji odczytu.
♦J/0 CHRD? [I] - Gotowość. Sygnał służy do wydłużania czasu trwania operacji 2apisu/odczytu inicjowanych przez procesor. Urządzenie musi 'ustalić stan "LOW" na linii gotowości natychmiast po zdekodowaniu operacji i utrzymać go przez cały czas jej wykonywania. Stan "LOW" na linii gotowpsci nie może trwać dłużej niż 10 taktów zegara CLOCK. Nadajnikiem sygnału musi być układ trójstanowy otwierany zdekodawanymi sygnałami operacji, o obciążalności minimalnej i2 mA. ♦IRQ2++IRQ7 [I] -Przerwania. Linie służą do przesyłania sygnałów przerwań do układu 5259A na pakiecie procesora, przy czym linia "+IRQ2H nia najwyższy priorytet. Wysłanie przerwania polega na ustawieniu przez urządzenie linii przerwania w stan HIGK i utrzymaniu jej w tym stanie do czasu programowego skasowanie, przyczyny przez procesor. Nadajnikiem sygnału przerwania musi być układ trójstanowy otwierany 1 zamykany programowo. Obciążalność nadajnika wynosi mm. i 2 rat.