• Wewnętrzna architektura potokowa RISC
• Wykonanie większości instrukcji w pojedynczym cyklu zegara
• 8-bitowa jednostka ALU
• Rozdzielona przestrzeń adresowa pamięci programu i danych
• Zbiór 32 8-bitowych rejestrów roboczych
• Rejestry robocze i rejestry układów l/O mapowane na przestrzeń adresową pamięci danych
• W pełni statyczna realizacja rejestrów - możliwość taktowania dowolnie małą częstotliwością